发明名称 具有功率节省特性的非易失性半导体存储器设备
摘要 一种非易失性半导体存储器设备,包括(i)接口,具有用于接收输入时钟的输入和用于接收控制器发出的命令的一组数据线,该命令包括擦除命令;(ii)具有反馈回路配置的电路部件的模块,该模块由基准时钟驱动;(iii)可以可控地在基准时钟跟随输入时钟的第一状态和基准时钟和输入时钟解耦合的第二状态之间转换的时钟控制电路;和(iv)命令处理单元,配置为识别命令,并且使得时钟控制电路响应于识别擦除命令从第一状态转换为第二状态。相比于当基准时钟跟随输入时钟时,当基准时钟和输入时钟解耦合时,模块消耗更少的功率。
申请公布号 CN101903953B 申请公布日期 2013.12.18
申请号 CN200880121408.7 申请日期 2008.09.15
申请人 莫塞德技术公司 发明人 吴学俊
分类号 G11C11/413(2006.01)I;G11C11/4193(2006.01)I;G11C7/20(2006.01)I 主分类号 G11C11/413(2006.01)I
代理机构 北京泛华伟业知识产权代理有限公司 11280 代理人 王勇
主权项 一种非易失性半导体存储器设备,包括:接口,包括用于接收输入时钟信号的输入端口;和用于接收命令的一组数据线,该命令包括擦除命令,该命令由控制器发出;具有反馈回路配置的电路部件的模块,该模块由基准时钟信号驱动;能够可控地在基准时钟信号跟随输入时钟信号的第一操作状态和基准时钟信号与输入时钟信号解耦合的第二操作状态之间转换的时钟控制电路;和命令处理单元,配置为识别控制器发出的命令,并且响应于识别擦除命令使得时钟控制电路从第一操作状态转换为第二操作状态;其中当基准时钟信号跟随输入时钟信号时,模块消耗第一数量的功率,并且其中当基准时钟信号和输入时钟信号解耦合时,模块消耗比第一数量的功率低的第二数量的功率。
地址 加拿大安大略省
您可能感兴趣的专利