发明名称 半导体数据处理装置和引擎控制装置
摘要 本发明公开了一种半导体数据处理装置和引擎控制装置,改善了检测无齿部分的可靠性。第一计数器(102)针对预定事件脉冲链的每个脉冲间隔从初始值起计数时钟信号,并且第一计数器(102)针对每个脉冲间隔的计数值保存于寄存器(105)中。此外,第二计数器(103)从初始值起计数时钟信号,使得其计数值等于第一计数器(102)针对每个脉冲间隔的计数值的多倍。针对每个脉冲间隔采用如下定时器功能,该定时器功能能够检测第一状态和第二状态中的任一状态,在第一状态中,第一计数器(102)的计数值等于或者大于第一参考值,在第二状态,第二计数器(103)的计数值等于或者小于寄存器(105)中保存的值。
申请公布号 CN103423011A 申请公布日期 2013.12.04
申请号 CN201310204491.7 申请日期 2013.05.24
申请人 瑞萨电子株式会社 发明人 明石健一;下山直彦
分类号 F02D45/00(2006.01)I 主分类号 F02D45/00(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华
主权项 一种半导体数据处理装置,包括执行程序的CPU(20)以及连接至所述CPU(20)的定时器部分(31),所述定时器部分(31)包括:第一计数器(102),针对预定事件脉冲链的每个脉冲间隔从初始值起进行计数操作;第一计数寄存器(104),第一参考值设定于此;第二计数器(103),从初始值起进行计数操作,使得其计数值等于所述第一计数器(102)针对所述预定事件脉冲链的每个脉冲间隔的所述计数值的多倍;第二计数寄存器(105),保存所述第一计数器(102)针对所述预定事件脉冲链的每个脉冲间隔的所述计数值;以及检测电路(106、107和108),其能够检测第一状态和第二状态中的任一状态,在所述第一状态中,所述第一计数器(102)针对每个所述脉冲间隔的计数值等于或者大于在所述第一计数寄存器(104)中设定的第一参考值,在所述第二状态中,所述第二计数器(103)针对每个所述脉冲间隔的计数值等于或者小于在所述第二计数寄存器(105)中保存的所述值。
地址 日本神奈川县
您可能感兴趣的专利