摘要 |
1. Устройство для защиты интегральных микросхем от тиристорного эффекта, содержащее датчик тока, резистивный мост, состоящий из первого и второго резистивных делителей, состоящих соответственно из последовательно включенных первого и второго резисторов и третьего и четвертого резисторов, при этом первый резистивный делитель включен между первым выводом датчика тока и общей шиной, второй резистивный делитель - между вторым выводом датчика тока и общей шиной, компаратор напряжения, генератор импульсной последовательности с большой скважностью, выход которого подключен к S-входу RS-триггера, мощный p-n-р транзистор, база которого подключена к инверсному выходу RS-триггера, первый n-p-n транзистор, база которого подключена к прямому выходу RS-триггера, а эмиттер - к общей шине, отличающееся тем, что в него введены пятый, шестой, седьмой, восьмой, девятый и десятый резисторы, второй n-p-n транзистор, первый, второй и третий конденсаторы, первый, второй, третий, четвертый, пятый и шестой диоды, при этом входная клемма устройства соединена с первым выводом пятого резистора, коллектором второго n-р-n транзистора и с эмиттером мощного p-n-р транзистора, неинвертирующий вход компаратора соединен со средней точкой первого резистивного делителя, инвертирующий вход компаратора - со средней точкой второго резистивного делителя, между входами компаратора подключен первый конденсатор, шестой резистор подключен между вторым выводом пятого резистора и общей шиной, база второго n-p-n транзистора подключена к точке соединения пятого и шестого резисторов, первый диод анодом подсоединен к эмиттеру второго n-р-n транзистора, а катодом - к инвер� |