发明名称 |
半导体结构的形成方法 |
摘要 |
一种半导体结构的形成方法,包括:提供基底,所述基底表面具有待刻蚀层;在所述待刻蚀层表面形成掩膜层,所述掩膜层暴露出部分待刻蚀层表面;以所述掩膜层为掩膜,对所述待刻蚀层进行等离子体刻蚀,在所述待刻蚀层内形成开口,所述等离子体刻蚀的偏置射频功率源输出的射频信号为脉冲信号,所述脉冲信号的占空比随刻蚀深度的增加而减小,当偏置射频功率源打开时,刻蚀部分待刻蚀层并形成刻蚀口,且所述刻蚀口内具有刻蚀副产物,当偏置射频功率源关闭时,所述刻蚀副产物扩散出所述刻蚀口。采用所述等离子体刻蚀工艺所形成的开口尺寸精确均匀,且形成所述开口的刻蚀速率高。 |
申请公布号 |
CN103400762A |
申请公布日期 |
2013.11.20 |
申请号 |
CN201310376914.3 |
申请日期 |
2013.08.26 |
申请人 |
中微半导体设备(上海)有限公司 |
发明人 |
吴紫阳;文秉述;郑又锡 |
分类号 |
H01L21/311(2006.01)I;H01L21/768(2006.01)I |
主分类号 |
H01L21/311(2006.01)I |
代理机构 |
北京集佳知识产权代理有限公司 11227 |
代理人 |
骆苏华 |
主权项 |
一种半导体结构的形成方法,其特征在于,包括:提供基底,所述基底表面具有待刻蚀层;在所述待刻蚀层表面形成掩膜层,所述掩膜层材料为无定型碳,所述掩膜层暴露出部分待刻蚀层表面;以所述掩膜层为掩膜,对所述待刻蚀层进行等离子体刻蚀,在所述待刻蚀层内形成开口,所述开口的深宽比大于10:1,所述等离子体刻蚀的偏置射频功率源输出的射频信号为脉冲信号,所述脉冲信号的占空比随刻蚀深度的增加而减小,当偏置射频功率源打开时,刻蚀部分待刻蚀层并形成刻蚀口,且所述刻蚀口内具有刻蚀副产物,当偏置射频功率源关闭时,所述刻蚀副产物扩散出所述刻蚀口。 |
地址 |
201201 上海市浦东新区金桥出口加工区(南区)泰华路188号 |