发明名称 |
Sigma-Delta调制器及包括该调制器的Sigma-Delta模数转换器 |
摘要 |
本发明为一种能增大输入信号范围提高精度的低线路敏感性Sigma-Delta调制器,包括:第一模拟减法器、第一增益单元、至少一个辅助量化器、第二增益单元、第二模拟减法器、内部Sigma-Delta调制模块、移位寄存器、数字减法器和反馈DAC。本发明在提高精度的同时,不仅降低了对组件非理想性的敏感,而且大大增加了输入信号水平。 |
申请公布号 |
CN102386929B |
申请公布日期 |
2013.11.13 |
申请号 |
CN201110283531.2 |
申请日期 |
2011.09.22 |
申请人 |
北京大学 |
发明人 |
李宏义;王源;贾嵩;张钢刚;张兴 |
分类号 |
H03M3/02(2006.01)I;H03M3/00(2006.01)I |
主分类号 |
H03M3/02(2006.01)I |
代理机构 |
北京路浩知识产权代理有限公司 11002 |
代理人 |
王莹 |
主权项 |
一种能增大输入信号范围提高精度的低线路敏感性Sigma‑Delta调制器,其特征在于,包括:第一模拟减法器(110a)、第一增益单元(120a)、至少一个辅助通路中的第一量化器(130)、第二增益单元(120b)、第二模拟减法器(110b)、内部Sigma‑Delta调制模块(140)、移位寄存器(150)、数字减法器(160)和反馈通路中的第一DAC(170);所述第一模拟减法器(110a)接收该Sigma‑Delta调制器的输入信号并通过所述反馈通路中的第一DAC(170)与该Sigma‑Delta调制器的输出端连接,用于得到所述输入信号与经所述反馈通路中的第一DAC(170)转换到模拟域的输出信号之差;所述辅助通路中的第一量化器(130)包括依次串联连接的第一ADC(131)和第二DAC(132),所述第一ADC(131)的输入端与所述第一模拟减法器(110a)的输出端连接,第一ADC(131)的输入信号是所述第一模拟减法器(110a)的输出信号;所述第二模拟减法器(110b)通过所述第二增益单元(120b)与所述第二DAC(132)的输出端连接并通过所述第一增益单元(120a)与所述第一模拟减法器(110a)的输出端连接,用于得到所述第二DAC(132)的输出经第二增益单元(120b)后产生的信号与所述第一模拟减法器(110a)的输出经第一增益单元(120a)后产生的信号之差;所述内部Sigma‑Delta调制模块(140)的输入端与所述第二模拟减法器(110a)的输出端连接,其输入信号是所述第二模拟减法器(110b)的输出信号;所述数字减法器(160)与所述第一ADC(131)的输出端连接并通过所述移位寄存器(150)与所述内部Sigma‑Delta调制模块(140)的输出端连接,用于得到所述第一ADC(131)的输出信号与所述内部Sigma‑Delta调制模块(140)的输出经所述移位寄存器(150)后产生的信号之差,即为该Sigma‑Delta调制器的输出信号。 |
地址 |
100871 北京市海淀区颐和园路5号 |