发明名称 一种可重构算子阵列的层次化互连结构
摘要 本发明公开一种可重构算子阵列的层次化互连结构,包括实现全局互连的通用开关矩阵、实现局部互连的输入多路选择器及实现内部逻辑与I0互连的IO通用开关矩阵。通用开关矩阵实现通用开关矩阵之间以及与可重构算子之间的连接;输入多路选择器实现可重构算子与邻近可重构算子之间的连接;局部互连还包含进位链和移位链;IO通用开关矩阵完成阵列结构内部逻辑与IO的连接。所述层次化互连结构中包含两种互连线段,一种为行为一致的线组,位宽大于1bit;一种为1bit的独立线段。本发明的这种可重构算子阵列的层次化互连结构,结构规整,易于扩展,同时两种类型的互连线段满足互连的灵活性,提高了互连速度,节省配置信息,减少互连面积。
申请公布号 CN103390071A 申请公布日期 2013.11.13
申请号 CN201210140405.6 申请日期 2012.05.07
申请人 北京大学深圳研究生院 发明人 张芳妮;王新安;雍珊珊;史小龙;刘彬;张兴
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 代理人
主权项 一种可重构算子阵列的层次化互连结构,包括实现全局互连的通用开关矩阵GSM(General Switch Matrix)、实现局部互连的输入多路选择器IM(Input Mux)以及实现内部逻辑与IO互连的IO通用开关矩阵IOGSM(Input and Output GSM)。所述局部互连中还包含进位链和移位链。
地址 518055 广东省深圳市南山区西丽深圳大学城北大校区