发明名称 基于高速采样的GIS内电子式互感器干扰信号测试系统
摘要 本实用新型公开了一种基于高速采样的GIS内电子式互感器干扰信号测试系统,包括前置采集模块、主控接收模块及上位机;所述前置采集模块设置于电子式互感器的二次侧,所述前置采集模块包括高速采样AD转换模块及FPGA采样数据发送模块,高速采样AD转换模块将采样的电流信号转换成数字信号,所述主控接收模块包括FPGA采样数据接收模块及主控CPU,其中FPGA采样数据接收模块与前置采集模块的FPGA采样数据发送模块相连接,FPGA采样数据接收模块将接收到的采样数据传输给主控CPU,主控CPU与上位机相连接,上位机显示数据结果。本电子式互感器干扰信号测试系统采样速度快。测试精度高。
申请公布号 CN203259644U 申请公布日期 2013.10.30
申请号 CN201320400081.5 申请日期 2013.07.05
申请人 国家电网公司;国网重庆市电力公司江津供电分公司 发明人 刘和志;张振;刘钊;徐嘉;全智;刘科;倪颋;江洁
分类号 G01R35/02(2006.01)I 主分类号 G01R35/02(2006.01)I
代理机构 重庆市恒信知识产权代理有限公司 50102 代理人 刘小红
主权项 一种基于高速采样的GIS内电子式互感器干扰信号测试系统,其特征在于包括:前置采集模块(1)、主控接收模块(2)及上位机(3);所述前置采集模块(1)设置于电子式互感器的二次侧,所述前置采集模块(1)包括高速采样AD转换模块(4)及FPGA采样数据发送模块(5),高速采样AD转换模块(4)将采样的电流信号转换成数字信号,高速采样AD转换模块(4)与FPGA采样数据发送模块(5)相连接;所述主控接收模块(2)包括FPGA采样数据接收模块(6)及主控CPU(7),其中FPGA采样数据接收模块(6)与前置采集模块(1)的FPGA采样数据发送模块(5)相连接,FPGA采样数据接收模块(6)将接收到的采样数据传输给主控CPU(7),主控CPU(7)与上位机(3)相连接,上位机(3)显示数据结果。
地址 100761 北京市西城区长安街86号