发明名称 一种基于高速总线和GPU的多维混合扩频系统及方法
摘要 本发明涉及一种基于高速总线和GPU的多维混合扩频系统及方法,属于通信技术领域。具体包括发送单元、GPU单元、接收单元及数据主控单元;其中,发送单元包括发射天线、发射射频模块及低中频/基带发模块;接收单元包括接收天线、接收射频模块及低中频/基带收模块;数据主控单元包含高速总线和主控/缓冲与显示模块。本发明采用多发多收、空时编码、并行处理及高速传输接收分集技术,并且结合直扩/跳频混合技术,使得整个系统集中了空、时、频三维的优势,使得实现的混合扩频系统在保密性和抗干扰能力方面都进一步大大的扩展;利用高速总线+GPU架构的框架优势,实现的多维混合系统的极快速数据传输以及快速码同步与码捕获性能。
申请公布号 CN102055495B 申请公布日期 2013.10.30
申请号 CN201010606081.1 申请日期 2010.12.15
申请人 北京理工大学 发明人 卢继华;安建平;周荣花;李祥明
分类号 H04B1/692(2011.01)I 主分类号 H04B1/692(2011.01)I
代理机构 代理人
主权项 一种基于高速总线和GPU的多维混合扩频系统,其特征在于:包括发送单元、GPU单元、接收单元及数据主控单元;其中,发送单元包括发射天线、发射射频模块及低中频/基带发模块;接收单元包括接收天线、接收射频模块及低中频/基带收模块;数据主控单元包含高速总线和主控/缓冲与显示模块;上述各部分连接关系如下:发送单元的发射天线、发射射频模块、低中频/基带发模块依次通过数据线连接;接收单元的接收天线、接收射频模块、低中频/基带收模块依次通过数据线连接;GPU单元、数据主控单元中的主控/缓冲与显示模块、发送单元的低中频/基带发模块和接收单元的低中频/基带收模块分别与高速总线互连;所述的GPU单元用于完成对大量低中频/基带收发的数据进行复杂基带收发算法处理;基带接收算法包括:将从高速总线输入的接收多路基带IQ数据进行信道估计、信道译码、均衡、解扩、空时译码、解交织、解调、解跳及各种滤波基带处理;基带发送算法包括:将信源数据信息经信源编码、调制、空时编码、交织、扩频、组帧、跳频及各种滤波基带处理;所述的低中频/基带发模块包括FPGA芯片、多路双路低中频/基带DAC;多路双路低中频/基带DAC分别与FPGA芯片互连;用于从高速总线接收GPU单元数据,将其转换为多路I、Q数据信号,再进行多路数模转换得到多路I、Q模拟低中频/基带信号输出;所述的低中频/基带收模块,包括多路双路低中频/基带ADC和FPGA芯片;多路双路低中频/基带DAC分别与FPGA芯片互连;多路双路低中频/基带ADC用于将多路I、Q模拟低中频/基带信号转换为多路I、Q数字低中频/基带信号,送入FPGA芯片;FPGA芯片用于将接收的数据送入高速总线,在进入GPU单元。
地址 100081 北京市海淀区中关村南大街5号