发明名称 一种数据包处理板及处理方法
摘要 本发明提供了一种数据包处理板及处理方法,通过数据包处理板上采用FPGA作为主处理单元以负责数据接收、报文信息提取、TCAM预查找和DPI,并搭配XLP芯片作为协处理单元负责具体报文信息规则查找、流量采样、负载均衡控制及相关系统管理工作,将FPGA的数据处理优势与XLP芯片的中断控制及系统管理优势进行结合,有效地解决了现有双NP数据包处理板存在的问题。
申请公布号 CN103368777A 申请公布日期 2013.10.23
申请号 CN201310289100.6 申请日期 2013.07.11
申请人 曙光信息产业股份有限公司 发明人 姚文浩;柳胜杰;张克功;袁海滨
分类号 H04L12/24(2006.01)I;H04L12/803(2013.01)I 主分类号 H04L12/24(2006.01)I
代理机构 北京新知远方知识产权代理事务所(普通合伙) 11397 代理人 马军芳
主权项 一种数据包处理板,至少包括:FPGA主处理单元、协处理单元、交换单元、POS子卡接口单元、CPB接口单元和RTM接口单元,其中,FPGA主处理单元与POS子卡接口单元相连接,通过Interlaken总线与协处理单元相连接,通过GE或10GE总线与交换单元相连接,FPGA主处理单元用于接收数据、提取报文信息、报文信息预查找、指示协处理单元进行报文信息详细规则查找和指示交换单元进行数据重定向;协处理单元通过PCIE总线与FPGA主处理单元、交换单元和POS子卡接口单元连接,以对FPGA主处理单元、交换单元和与POS子卡接口单元相连接的POS子卡上的成帧器进行驱动,经过交换单元与CPB接口单元进行连接,协处理单元用于进行报文信息详细规则查找、流量采集、负载均衡管理;交换单元通过GE或10GE总线与协处理单元、CPB接口单元和FPGA主处理单元、RTM接口单元相连接,交换单元用于从CPB接口单元接收规则数据转发给协处理单元,接收FPGA主处理单元的数据及配置信息,并依据配置信息将数据发送至RTM接口单元;POS子卡接口单元用于与POS子卡相连;CPB接口单元用于与CPB相连;RTM接口单元用于与RTM连接。
地址 300384 天津市西青区华苑产业区(环外)海泰华科大街15号1-3层
您可能感兴趣的专利