发明名称 一种NOR型闪存式存储器
摘要 本申请公开了一种NOR型闪存式存储器,包括存储单元阵列和外围电路;所述外围电路包括2P个行译码电路、2P个列译码电路和P个源线驱动电路;所述存储单元阵列包括P个双阵列单元,每个双阵列单元包括2个子阵列;P为正整数;所述子阵列与所述行译码电路通过字线一一对应连接;所述子阵列与所述列译码电路通过位线一一对应连接;每个双阵列单元对应一个所述源线驱动电路,所述子阵列通过源线连接于与所述子阵列所属的双阵列单元相对应的源线驱动电路。本申请将存储单元阵列划分为偶数个子阵列,且每两个子阵列共用一个源线驱动电路。相对于现有技术,本申请减少了源线驱动电路的个数,从而减少了存储器的占用面积,解决了现有技术的问题。
申请公布号 CN103366817A 申请公布日期 2013.10.23
申请号 CN201310332165.4 申请日期 2013.08.01
申请人 中国科学院微电子研究所 发明人 龙爽;陈岚;陈巍巍;杨诗洋;陈丽
分类号 G11C16/26(2006.01)I;G11C16/24(2006.01)I 主分类号 G11C16/26(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 王宝筠
主权项 一种NOR型闪存式存储器,其特征在于,包括存储单元阵列和外围电路;所述外围电路包括2P个行译码电路、2P个列译码电路和P个源线驱动电路;所述存储单元阵列包括P个双阵列单元,每个所述双阵列单元包括2个子阵列;P为正整数;所述子阵列与所述行译码电路通过字线一一对应连接;所述子阵列与所述列译码电路通过位线一一对应连接;每个所述双阵列单元对应一个所述源线驱动电路,所述子阵列通过源线连接于与所述子阵列所属的双阵列单元相对应的源线驱动电路。
地址 100029 北京市朝阳区北土城西路3号