摘要 |
Synchrone Datenabtastschaltung zum Abtasten von Dateneinheiten, die sequentiell über einen Eingangsanschluss (DQ) eingegeben werden, und zum Abgeben der abgetasteten Dateneinheiten an einen Ausgangsanschluss (DIO), umfassend:–einen ersten Impulssignalgenerator (31, 51) zum Empfangen eines Taktsignals (CLOCK) und zum Erzeugen eines ersten Impulssignals (A, E) während eines Intervalls des Taktsignals mit niedrigem Logikpegel,–einen zweiten Impulssignalgenerator (32, 52) zum Empfangen des Taktsignals und zum Erzeugen eines zweiten Impulssignals (B, F) während eines Intervalls des Taktsignals mit hohem Logikpegel,–eine erste Abtasteinheit (33, 53) zum Abtasten von ersten Daten, die über den Eingangsanschluss eingegeben werden, und zum Abgeben der abgetasteten ersten Daten an den Ausgangsanschluss in Reaktion auf die abfallende Flanke des Taktsignals,–eine zweite Abtasteinheit (34, 54) zum Abtasten von zweiten Daten, die über den Eingangsanschluss eingegeben werden, und zum Abgeben der abgetasteten zweiten Daten an den Ausgangsanschluss in Reaktion auf eine Flanke des ersten Impulssignals,–eine dritte Abtasteinheit (35, 55) zum Abtasten von dritten Daten, die über den Eingangsanschluss eingegeben werden, und zum Abgeben der abgetasteten dritten Daten an den Ausgangsanschluss in Reaktion auf die ansteigende Flanke des Taktsignals und–eine vierte Abtasteinheit (36, 56) zum Abtasten von vierten Daten, die über den Eingangsanschluss eingegeben werden, und zum Abgeben der abgetasteten vierten Daten an den Ausgangsanschluss in Reaktion auf eine Flanke des zweiten Impulssignals.
|