发明名称 |
一种基带控制芯片和超高频射频读写装置 |
摘要 |
本发明公开了一种基带控制芯片和超高频射频读写装置,所述基带控制芯片包括微处理器、复位与时钟控制单元、存储装置控制单元、定时器、外部中断控制单元、AD转换单元、DA转换单元、ISO18000-6B协议处理单元、总线控制单元、总线转换单元、高速通信接口、低速通信接口、调试接口和片内总线,所述ISO18000-6B协议处理单元用于处理ISO18000-6B协议标准的电子标签。本发明可以非常方便的实现高集成度、低功耗、高通用性、低成本、高性能的UHF RFID读写装置。 |
申请公布号 |
CN103353944A |
申请公布日期 |
2013.10.16 |
申请号 |
CN201310153982.3 |
申请日期 |
2013.04.27 |
申请人 |
无锡昶达信息技术有限公司 |
发明人 |
文瑞铭 |
分类号 |
G06K17/00(2006.01)I |
主分类号 |
G06K17/00(2006.01)I |
代理机构 |
北京品源专利代理有限公司 11332 |
代理人 |
马晓亚 |
主权项 |
一种基带控制芯片,包括微处理器、复位与时钟控制单元、存储装置控制单元、定时器、外部中断控制单元、AD转换单元、DA转换单元、ISO18000‑6B协议处理单元、总线控制单元、总线转换单元、高速通信接口、低速通信接口、调试接口和片内总线,所述ISO18000‑6B协议处理单元用于处理ISO18000‑6B协议标准的电子标签,其特征在于:所述片内总线包括高速系统总线AHB和低速外设总线APB,所述高速系统总线AHB和低速外设总线APB通过桥接器连接,各所述高速系统总线AHB和各所述低速外设总线APB均设有地址译码器和总线仲裁器;所述微处理器、所述调试接口、所述存储装置控制单元、所述高速通信接口、ISO18000‑6B协议处理单元、总线控制单元和所述总线转换单元均分别与所述高速系统总线AHB连接;所述定时器、所述外部中断控制单元和所述低速通信接口均分别与所述低速外设总线APB连接;所述AD转换单元和所述DA转换单元分别与所述ISO18000‑6B协议处理单元连接,所述复位与时钟控制单元与所述微处理器连接;所述ISO18000‑6B协议处理单元包括AHB总线接口、随机存储器RAM、控制寄存器、下采样子单元、可变带宽滤波器、相位恢复子单元、匹配滤波器、采样判决子单元、FMO解码子单元、第一CRC校验子单元、串并转换子单元、接收控制状态机、并串转换子单元、发送控制状态机、第二CRC校验子单元、曼彻斯特编码子单元、功率缩放子单元、希尔伯特滤波器、预失真子单元、延迟线、跳频控制子单元和上采样子单元;所述FM0解码子单元用于对信号进行FMO解码,所述曼彻斯特编码子单元用于对信号进行曼彻斯特编码。 |
地址 |
214135 江苏省无锡市新区太科园中国传感网大学科技园清源路20号立业楼B区406室 |