发明名称 集成电路内的安全
摘要 描述了一种用于阻碍对从保存在存储器单元的秘密中意外泄露的信息的检测的方法,该方法包括:接收触发事件,在收到触发事件之后等待经过至少第一时间量,所述存储器单元在所述至少第一时间量期间处于非运行状态,在经过所述至少第一时间量之后,改变存储器单元所运行于的至少一个第一条件,由此令存储器单元进入运行状态,在改变至少一个第一条件之后等待经过第二时间量,并且在第二时间量之后改变存储器单元所运行于的至少一个第二条件,由此令存储器单元进入非运行状态,其中,仅在第二时间量期间实现对秘密信息的访问,并且在第一时间量期间限制对意外泄露的秘密信息的检测。还描述了相关装置和方法。
申请公布号 CN102027485B 申请公布日期 2013.10.16
申请号 CN200980117795.1 申请日期 2009.05.21
申请人 NDS有限公司 发明人 C·舍恩-奥尔;Z·什科迪;R·埃尔鲍姆;Y·什洛莫维奇;Y·夏皮罗;Y·贝伦基;Y·利维(约旦);R·萨姆纳;I·曼廷
分类号 G06F21/79(2013.01)I 主分类号 G06F21/79(2013.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 刘瑜;王英
主权项 一种用于阻碍对从保存在存储器单元的秘密中意外泄露的信息进行检测的方法,所述方法包括:接收触发事件,所述触发事件包括以下中的一个:在以下中的一个处接收复位信号:包括所述存储器单元的集成电路;所述存储器单元;在包括所述存储器单元的集成电路上的元件;存储器单元控制器;以及存储器单元接口;对以下中的至少一个通电:包括所述存储器单元的集成电路;所述存储器单元;在包括所述存储器单元的集成电路上的元件;存储器单元控制器;以及存储器单元接口;以及检测输入到所述存储器单元的至少一个接口信号;在接收到所述触发事件之后等待经过至少第一时间量,所述存储器单元在所述至少第一时间量期间处于非运行状态;在经过所述至少第一时间量之后,改变所述存储器单元所运行于的至少一个第一条件,由此令所述存储器单元进入运行状态;在所述改变至少一个第一条件之后等待经过第二时间量;以及在所述第二时间量之后改变所述存储器单元所运行于的至少一个第二条件,由此令所述存储器单元进入所述非运行状态,其中,仅在所述第二时间量期间允许对所述秘密信息进行访问,并且在所述第一时间量期间限制对意外泄露的秘密信息进行检测。
地址 英国米德尔塞克斯郡