发明名称 基于DSP和FPGA的图像采集处理系统
摘要 本实用新型公开了一种基于DSP和FPGA的图像采集处理系统,包括视频输入转换电路、DSP图像处理器和接口电路,所述视频输入转换电路包括第一放大器、第二放大器、第三放大器、第四放大器、第五放大器、视频同步分离芯片、A/D转换器、FPGA、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第十二电阻、第十三电阻、第十四电阻、热敏电阻、第一电容、第二电容和第三电容。本实用新型发挥了FPGA灵活性强和DSP芯片运算速度高、寻址方式灵活的优点,更好地促进了数字图像信号的实时采集、处理和远程通信能力。
申请公布号 CN203225831U 申请公布日期 2013.10.02
申请号 CN201320124723.3 申请日期 2013.03.19
申请人 成都凯智科技有限公司 发明人 郭辉;罗彬;覃树建
分类号 H04N5/232(2006.01)I 主分类号 H04N5/232(2006.01)I
代理机构 代理人
主权项 一种基于DSP和FPGA的图像采集处理系统,其特征在于:包括视频输入转换电路、DSP图像处理器和接口电路,所述视频输入转换电路包括第一放大器、第二放大器、第三放大器、第四放大器、第五放大器、视频同步分离芯片、A/D转换器、FPGA、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第十一电阻、第十二电阻、第十三电阻、第十四电阻、热敏电阻、第一电容、第二电容和第三电容,所述第一电阻的第一端、所述第一放大器的正极输入端和所述第五电阻的第一端与视频信号输入端连接,所述第二电阻的第一端分别与所述第一放大器的负极输入端和所述第三电阻的第一端连接,所述第一放大器的输出端分别与所述第三电阻的第二端、第四电阻的第一端和所述第一电容的第一端连接,所述第一电容的第二端和所述视频同步分离芯片的信号输入端连接,所述视频同步分离芯片的信号输出端与所述FPGA的信号输入端连接,所述第五电阻的第二端分别与所述第六电阻的第一端和所述第二放大器的负极输入端连接,所述第六电阻的第二端分别与所述第二放大器的输出端、第七电阻的第一端、第四放大器的输出端和所述第四放大器的负极输入端连接,所述第二放大器的正极输入端分别与所述第十电阻的第二端和所述第十一电阻的第一端连接,所述第七电阻的第二端分别与所述第三放大器的负极输入端和所述第八电阻的第一端连接,所述第八电阻的第二端分别与所述第三放大器的输出端和第九电阻的第一端连接,所述第三放大器的正极输入端分别与所述第二电容的第一端、第十三电阻的第一端和所述第十四电阻的第一端连接,所述第十三电阻的第一端分别与所述第五放大器的输出端和所述第五放大器的负极输入端连接,所述第五放大器的正极输入端、第三电容的第一端和所述第九电阻的第二端均与所述A/D转换器的信号输入端连接,所述A/D转换器的信号输出端与所述FPGA的信号输入端 连接,所述第三电容的第二端分别与所述第十四电阻的第一端和所述第二电容的第二端和所述热敏电阻的第一端连接,所述热敏电阻的第二端分别与所述第十二电阻的第一端和所述第四放大器的正极输入端连接。
地址 610000 四川省成都市高新区天府大道北段1480号高新孵化园11号楼西楼5-2505