发明名称 越底反控时基电路端口布置新方法
摘要 本发明涉及越底反控时基电路端口布置新方法,可以简单地解决越底反控时基电路核心模块相邻端口(引脚)发生短路而引起失控的技术问题,所采取的技术措施是对核心电路模块端口的相对位置进行科学合理地安全排列布置,本方法虽然简单,但是防止相邻端口(引脚)短路失控的效果特好,进一步完善了越底反控时基电路模块(IC)原有的防失控功能和性能。因此,本发明具有重要的实用价值。
申请公布号 CN103338034A 申请公布日期 2013.10.02
申请号 CN201310254199.6 申请日期 2013.06.15
申请人 刘圣平 发明人 刘圣平
分类号 H03K19/0175(2006.01)I 主分类号 H03K19/0175(2006.01)I
代理机构 代理人
主权项 越底反控时基电路端口布置新方法,其特征在于:根据电路模块(IC)各端口的控制功能和性能特点,对其相对位置进行以下科学合理地排列布置(安全布局),上限设置端口(VH或Vh)与电容放电端口或反相输出端口(DIS或Vfo)、还与电源正极输入端口(V+)都不能相邻排布,应隔开排布;正相输出端口(Vzo)或优先控制端口(FK)与下限设置端口(VL或Vl)、还与负极电源输入端口(V‑)都不能相邻排布,应隔开排布;电容放电端口或反相输出端口(DIS或Vfo)与信号输入端口(VI或Vi)、还与优先控制端口(FK)、还与正极电源输入端口(V+)都不能相邻排布,应隔开排布;其它端口可以相邻排布;所述的排列布置方法,适用于所有需要防止相邻端口短路失控的核心电路模块(IC),所述的核心电路模块(IC),可以是与越底反控时基电路(专利号为201020211450.2)和三限位时基电路(专利号为200810048942.1)功能等效的防失控电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路构成的防失控电路。
地址 435400 湖北省武穴市武磷壹村祥龙路3号壹栋壹单元152房