发明名称 |
Vektorkonfliktinstruktionen |
摘要 |
Es wird ein Verarbeitungskern, der auf einem Halbleiterchip implementiert ist, beschrieben, der einen ersten Ausführungseinheitenlogikschaltkreis aufweist, der einen ersten Vergleichsschaltkreis enthält, um jedes Element in einem ersten Eingangsvektor mit jedem Element eines zweiten Eingangsvektors zu vergleichen. Der Verarbeitungskern weist auch einen zweiten Ausführungslogikschaltkreis auf, der einen zweiten Vergleichsschaltkreis enthält, um einen ersten Eingangswert mit jedem Datenelement eines Eingangsvektors zu vergleichen.
|
申请公布号 |
DE112011104555(T5) |
申请公布日期 |
2013.09.26 |
申请号 |
DE201111104555T |
申请日期 |
2011.12.05 |
申请人 |
INTEL CORPORATION |
发明人 |
CORBAL, JESUS;HUGHES, CHRISTOPHER J.;CHARNEY, MARK J.;CHEN, YEN-KUANG;FORSYTH, ANDREW T.;VALENTINE, ROBERT;GIRKAR, MILIND B.;HALL, JONATHAN C.;IDO, HIDEKI;WIEDEMEIER, JEFFREY G. |
分类号 |
G06F9/30 |
主分类号 |
G06F9/30 |
代理机构 |
|
代理人 |
|
主权项 |
|
地址 |
|