主权项 |
一种无源超高频射频识别芯片解码电路,包括:第二积分器(612)、反相器(614)和第二比较器(616),其特征在于:第二积分器(612)和反相器(614)的输入端并联连接有第一积分器(611)和模拟解码控制电路(517),用于检测输入的命令信号,产生与Tari的高电平长度相关的两个电压;第一积分器(611)的输出端和第二积分器(612)的输出端连接有第一比较器(615),用来判断命令中delimiter之后的第三个码元是否为TRcal;第一比较器(615)的输出端连接有寄存器(617),用于保存在delimiter之后的第三个码元的下降沿到来时第一比较器(615)的输出;第二比较器(616)的输出端以及寄存器(617)的输出端作为解码电路的数据输出;第二积分器(612)的输入端、反相器(614)的输入端、第一积分器(611)的第一输入端A和模拟解码控制电路(517)的输入端均连接到输入的PIE信号;第二积分器(612)用来将PIE信号的高电平长度转化成与之对应的电压;反相器(614)用于将PIE信号反相,在PIE信号的下降沿到来时将第二积分器(612)复位;第一比较器(615)和第二比较器(616)的同相输入端与第二积分器(612)的输出端E相连,第二比较器(616)和第一比较器(615)的反相输入端分别与第一积分器(611)的第一输出端C和第二输出端D相连;第一比较器(615)和第二比较器(616)用来比较第一积分器(611)和第二积分器(612)的输出;模拟解码控制电路(517)的第一输出端和第二输出端分别与第一积分器(611)的第二输入端B和寄存器(617)的第一输入端F相连,用来产生控制逻辑控制第一积分器(611)生成与Tari的高电平长度相关两个电压,以及产生控制逻辑在delimiter之后的第三个下降沿到来时将第一比较器(615)的输出写入寄存器(617)。 |