发明名称 基于PCIE的雷达数据采集显控系统及其方法
摘要 本发明公开了一种基于PCIE的雷达数据采集显控系统及其方法,系统包括上位机模块,PCIE接口模块,FPGA控制模块,AD采集模块和存储模块。上位机模块用于设置处理参数,发送处理消息,图形显示;PCIE接口模块用于上位机和FPGA控制模块之间发送消息和传输数据;FPGA控制模块完成数据的接收、传输,负责各个模块之间的控制;AD采集模块完成数据的采集;存储模块用于存储数据。方法包括:采用TLP数据包的方式把采集的数据传输到上位机模块中,然后上位机模块按照设置的显示参数,采用双缓存技术把采集的数据绘制成图,显示到屏幕上。本发明减少了系统开支,提高了数据传输速率,可应用于雷达数据采集系统中,特别是数据传输速率高,实时性强的系统中。
申请公布号 CN103294836A 申请公布日期 2013.09.11
申请号 CN201310192173.3 申请日期 2013.05.13
申请人 西安电子科技大学 发明人 全英汇;周换;李亚超;邢孟道;陈杰;姚新东
分类号 G06F17/40(2006.01)I;G01S7/02(2006.01)I 主分类号 G06F17/40(2006.01)I
代理机构 陕西电子工业专利中心 61205 代理人 田文英;王品华
主权项 一种基于PCIE的雷达数据采集显控系统,包括上位机模块,PCIE接口模块,FPGA控制模块,AD采集模块和存储模块;所述上位机模块通过PCIE接口模块与FPGA控制模块连接,AD采集模块与FPGA控制模块连接,存储模块与FPGA控制模块连接;其中:所述的上位机模块,采用多线程技术,用于设置处理参数,对FPGA模块发送处理消息,对采集的数据进行存储,对数据进行处理和图形显示;所述的PCIE接口模块,是通过配置FPGA内嵌的PCIE端点模块核来实现,用于上位机模块和FPGA模块之间发送消息和传输数据;所述的FPGA控制模块,用于接收上位机模块发送的处理消息,完成高速数据的接收、传输,负责系统各个模块之间的控制;所述的AD采集模块,主要完成雷达数据的采集;所述的存储模块,用于缓存AD采集的数据。
地址 710071 陕西省西安市太白南路2号