发明名称 一种防静电瓷砖及其制备方法
摘要 本发明公开了一种防静电瓷砖及其制备方法,其特征在于,它包括主要由陶瓷颗粒和填充陶瓷颗粒间隙的三维导电网络结构构成;制备方法包括:将导电材料进行球磨、烘干及造粒,过30目~600目筛,制备成导电粉体;采用二级混合工艺将第一步所制备的导电粉体按一定比例加入到陶瓷坯料后置于混料机中进行混合,后经多层等径筛孔进行均匀化处理,在陶瓷坯料颗粒表面均匀包覆一导电粉体层;将第二步制备得到的混合粉料压制成形,烧成得到防静电瓷砖。本发明采用陶瓷坯料颗粒表面覆盖一层导电粉体,在瓷砖内部构建导电网络,导电材料用量少,且不受坯料相组成的影响,防静电性能稳定,成本低、经济适用性强,并能够广泛的应用于各种陶瓷砖生产中,生产的陶瓷砖花色品种丰富,美观实用。
申请公布号 CN102219525B 申请公布日期 2013.09.11
申请号 CN201110119848.2 申请日期 2011.05.10
申请人 广东东鹏陶瓷股份有限公司;佛山市中国科学院上海硅酸盐研究所陶瓷研发中心 发明人 吴定星;范玉容;钟保民;曾德朝;林锦威;王毅;于伟东;蔡晓峰
分类号 C04B35/622(2006.01)I;C04B35/628(2006.01)I;C04B33/00(2006.01)I;C04B33/02(2006.01)I 主分类号 C04B35/622(2006.01)I
代理机构 佛山东平知识产权事务所(普通合伙) 44307 代理人 詹仲国
主权项 1.一种防静电瓷砖,其特征在于,它主要由陶瓷颗粒和填充陶瓷颗粒间隙的三维导电网络结构构成;陶瓷颗粒和三维导电网络结构设置为由陶瓷坯料颗粒烧结成的基体相和由在陶瓷坯料颗粒间隙均匀分布的导电粉体烧结成的导电相;导电粉体是Fe<sub>2</sub>O<sub>3</sub>、SnO<sub>2</sub>、TiO<sub>2</sub>、ZnO中的一种或多种混合物,以及具有半导体特性的熔块或釉料;导电材料中辅料是含有13~20%Al<sub>2</sub>O<sub>3</sub>、35~55%SiO<sub>2</sub>、3~8%CaO、0.3~3%MgO、1~3%K<sub>2</sub>O、0.5~2%Na<sub>2</sub>O、2~5%ZnO及0.5~3%BaO的天然矿物和化工原料;导电粉体和辅料质量比为(15~60):(85~40)。
地址 528000 广东省佛山市禅城区江湾3路8号