发明名称 层叠带通滤波器
摘要 本发明涉及一种层叠带通滤波器,能抑制因电极形成偏差等所造成的滤波器特性的偏差,容易小型化,且能在输入输出间进行预定的阻抗转换。在电介质层(101)形成有第1公共电极(109)及第2公共电极(110),在电介质层(102)形成有电容器电极(111、112、113、114),在电介质层(103)形成有输入输出端子引出电极(203),在电介质层(104)形成有输入输出端子引出电极(205、206),在电介质层(105)形成有线路电极(116、117、118)。形成有使形成于多个电介质层的各电极图案彼此在层叠方向上导通的过孔电极(131~136)。藉此,构成3个LC并联谐振器,并且使线路电极(116、117、118)的线路长度逐渐变化,以转换输入和输出的阻抗。
申请公布号 CN101946364B 申请公布日期 2013.09.04
申请号 CN200980105416.7 申请日期 2009.05.08
申请人 株式会社村田制作所 发明人 谷口哲夫
分类号 H01P1/203(2006.01)I;H01P5/10(2006.01)I;H01P7/08(2006.01)I;H03H7/09(2006.01)I 主分类号 H01P1/203(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 张鑫;胡烨
主权项 一种层叠带通滤波器,以由多个电介质层、及包含电容器电极或电感器电极在内的多个电极层所形成的层叠体为坯体,其特征在于,利用所述电容器电极和所述电感器电极,来构成在相邻的LC并联谐振器之间耦合的2个以上的多个LC并联谐振器,所述层叠带通滤波器包括:与所述多个LC并联谐振器中、配置于所述层叠体的一个端部的第1LC并联谐振器耦合而成为所述层叠带通滤波器的输入部的输入输出端子引出电极;及与配置于所述层叠体的另一端部的第2LC并联谐振器耦合而成为所述层叠带通滤波器的输出部的输入输出端子引出电极,所述多个LC并联谐振器的电感器电极,是由在所述层叠体的表面和/或内部且在与层叠方向垂直的方向上排列而形成的线路电极、及与所述线路电极的端部导通且在所述层叠体的层叠方向上延伸的过孔电极所构成的,分别形成电感器电极,使得以所述过孔电极与所述电容器电极的连接点为起点且包含所述线路电极及使所述线路电极的两端导通的所述过孔电极而构成的环路的环路面在与层叠体的层叠方向垂直的方向上排列,在沿所述电感器电极的排列方向观察由相互耦合的所述LC并联谐振器的电感器电极所形成的环路的面时,所述环路的面之间至少有一部分重叠,所述线路电极的线路长度,从第1LC并联谐振器侧朝第2LC并联谐振器侧逐渐变化,且所述第1LC并联谐振器与所述第2并联谐振器的线路电极的长度互不相同,以转换所述输入部和所述输出部的阻抗。
地址 日本京都府