摘要 |
本发明系关于在一汇流排电路中,将时脉控制自一第一电路(14)递交至一第二电路(12)。在紧随该递交指令执行开始的一最后时脉周期后,使用该第一电路之驱动器电路以驱动该时脉导体(10a)至一预定电压位准,且在一第一时间间隔继续驱动该时脉导体(10a)至该预定电压位准。在紧随该递交指令执行之开始之一第二时间间隔后,使用该第二电路之驱动器电路以驱动该时脉导体(10a)至该预定电压位准,直至紧随该第二时间间隔末尾之一第三时间间隔消逝。随后在该第二电路(14)之时脉电路(140)的控制下驱动该时脉导体(10a)。该第一时间间隔包含一第一整数P1个该第一电路之一第一时脉信号周期,且该第二及第三时间间隔包含一第二及第三整数P2、P3个该第二电路之一第二时脉信号周期,与该第二整数P2相应的一持续时间至少等于该第一时脉信号之一脉冲持续时间,与该第一整数P1相应的一持续时间至少等于相应于该第二整数P2加一的一持续时间,与该第二整数P2加该第三整数P3相应的一持续时间至少等于相应于该第一整数P1加一的一持续时间。 |