发明名称 基于循环左移的CMMB中准循环矩阵串行乘法器
摘要 本发明提供了一种基于循环左移的CMMB中准循环矩阵串行乘法器,用于实现CMMB标准多码率QC-LDPC近似下三角编码中向量m与准循环矩阵F的乘法运算,该乘法器包括5个预先存储所有码率矩阵F中循环矩阵生成多项式的生成多项式查找表、5个对向量m数据比特和生成多项式进行标量乘的256位二进制乘法器、5个对乘积和移位寄存器内容进行模2加的256位二进制加法器、5个存储被循环左移1位的和的256位移位寄存器。本发明提供的准循环矩阵串行乘法器兼容所有码率,具有寄存器少、结构简单、功耗小、成本低等优点。
申请公布号 CN103268215A 申请公布日期 2013.08.28
申请号 CN201310136709.X 申请日期 2013.04.19
申请人 荣成市鼎通电子信息科技有限公司 发明人 张鹏;刘志文;张燕
分类号 G06F7/525(2006.01)I 主分类号 G06F7/525(2006.01)I
代理机构 代理人
主权项 一种基于循环左移的CMMB中准循环矩阵串行乘法器,当采用近似下三角编码方法对CMMB标准多码率QC‑LDPC码进行编码时涉及向量m与准循环矩阵F的乘法运算,矩阵F分为u块行和u块列,是由u×u个b×b阶循环矩阵Fi,j构成的阵列,fi,j是循环矩阵Fi,j的生成多项式,其中,b、i、j和u均为非负整数,0≤i<u,0≤j<u,CMMB标准采用了2种不同码率η的QC‑LDPC码,η分别是0.5、0.75,对于这2种不同码率QC‑LDPC码,均有b=256,2种不同码率对应的参数u分别是5、3,向量m=(e0,e1,…,eu×b‑1),以b比特为一段,部分校验向量p被等分为u段,即p=(p0,p1,…,pu‑1),其特征在于,所述乘法器包括以下部件:生成多项式查找表L0,L1,…,L4,分别预存所有码率准循环矩阵F中第0,1,…,4块列的循环矩阵生成多项式;b位二进制乘法器M0,M1,…,M4,分别对向量m的比特和生成多项式查找表L0,L1,…,L4的输出进行标量乘;b位二进制加法器A0,A1,…,A4,分别对b位二进制乘法器M0,M1,…,M4的乘积和移位寄存器R0,R1,…,R4的内容进行模2加;移位寄存器R0,R1,…,R4,分别存储b位二进制加法器A0,A1,…,A4的和被循环左移1位后的结果以及最终的校验段p0,p1,…,p4。
地址 264300 山东省威海市荣成市建业街228号