发明名称 Analog-Digital-Umsetzer mit breitbandigem Eingangsnetzwerk
摘要 Paralleler Analog-Digital-Umsetzer (300), nachfolgend als A/D-Umsetzer bezeichnet, dem eine Eingangsspannung als Differenz eines an einem ersten Eingangskontakt (302) anliegenden ersten analogen Signals und eines an einem zweiten Eingangskontakt (304) anliegenden zweiten anlogen Signals zuführbar ist, umfassend–ein erstes Eingangsnetzwerk (301) mit einer ersten Vielzahl Widerstände (R) zur Quantifizierung des ersten analogen Signals;–ein zweites Eingangsnetzwerk (303) mit einer zweiten Vielzahl Widerstände (R) zur Quantifizierung des zweiten analogen Signals; und–eine den Eingangsnetzwerken (301, 303) nachgeschaltete Komparatorbank (820), wobei–das erste Eingangsnetzwerk (301) eine Vielzahl parallel geschalteter Zweige aufweist, die einen ersten gemeinsamen Anschlussknoten (310) haben, dem das erste analoge Signal zuführbar ist, und einen ersten gemeinsamen Masseknoten (350), wobei in einem jeweiligen Zweig ein oder mehrere Widerstände (R) und eine Stromquelle (308) seriell miteinander verbunden sind, und ein jeweiliger Zweig eine Anzahl erster Ausgangsknoten (330, 332, 334) umfasst, die jeweils mit einem (820.1) aus einer Vielzahl erster Eingänge der Komparatorbank (820) verbunden sind; und–das zweite Eingangsnetzwerk (303) eine Vielzahl parallel geschalteter Zweige aufweist, die einen zweiten gemeinsamen Anschlussknoten (312) haben, dem das zweite analoge Signal zuführbar ist, und einen zweiten gemeinsamen Masseknoten (360), wobei in einem jeweiligen Zweig ein oder mehrere Widerstände (R) und eine Stromquelle (370) seriell miteinander verbunden sind und der jeweilige Zweig eine Anzahl zweiter Ausgangsknoten (340, 342, 344) umfasst, die jeweils mit einem (820.2) aus einer Vielzahl zweiter Eingänge der Komparatorbank (820) verbunden sind, dadurch gekennzeichnet, dass–mindestens alle Zweige bis auf einen Zweig eines jeweiligen Eingangsnetzwerks eine gleiche Anzahl m Widerstände umfassen, wobei ein einzelner ausgewählter Widerstand eines jeden Zweiges des jeweiligen Eingangsnetzwerks einen Betrag RA aufweist, der sich nach der Gleichung RA = ((k–1)·m + 1)–R(2)bestimmt, und wobei alle übrigen Widerstände eines jeweiligen Zweiges des Eingangsnetzwerks einen gleichen Betrag R aufweisen, k die Zweignummer bezeichnet mit k = 1, ..., K(3)und K die Anzahl der Zweige des jeweiligen Eingangsnetzwerks ist.
申请公布号 DE102009002062(B4) 申请公布日期 2013.08.22
申请号 DE20091002062 申请日期 2009.03.31
申请人 IHP GMBH - INNOVATIONS FOR HIGH PERFORMANCE MICROELECTRONICS / LEIBNIZ-INSTITUT FUER INNOVATIVE MIKROELEKTRONIK 发明人 SCHEYTT, JOHANN CHRISTOPH, DR.;BOROKHOVYCH, YEVGEN
分类号 H03M1/36 主分类号 H03M1/36
代理机构 代理人
主权项
地址