发明名称 音频编解码比特级读写加速装置及其加速读写方法
摘要 一种信号处理技术领域的音频编解码比特级读写加速装置及其加速读写方法,包括:比特读写模块、位置记录模块、读写方向模块和活跃寄存器标志模块,其中:读写方向模块分别与比特读写模块和活跃寄存器标志模块相连并输出读写方向信息,活跃寄存器标志模块分别与位置记录模块和比特读写模块相连接并输出当前读写寄存器号,位置记录模块与比特读写模块连接并输出读写位置信息;本发明通过在嵌入式处理器或DSP中增加专门的硬件模块,有效减少比特级读写操作所需要的指令数和时钟周期数,从而减少比特级读写操作所需要的时间,提高音频编解码的速度和效率。
申请公布号 CN101901131B 申请公布日期 2013.08.21
申请号 CN201010232279.8 申请日期 2010.07.22
申请人 上海交通大学;富士通株式会社 发明人 潘星光;陈先民;孔吉;刘佩林
分类号 G06F9/312(2006.01)I;G10L19/16(2013.01)I 主分类号 G06F9/312(2006.01)I
代理机构 上海交达专利事务所 31201 代理人 王锡麟;王桂忠
主权项 一种音频编解码比特级读写加速装置,包括:比特读写模块、位置记录模块、读写方向模块和活跃寄存器标志模块,其特征在于:读写方向模块分别与比特读写模块、位置记录模块和活跃寄存器标志模块相连并输出读写方向信息,该方向信息是指低比特位向高比特位或者高比特位向低比特位的方向,位置记录模块与比特读写模块和活跃寄存器标志模块连接并输出读写位置信息,该位置信息是指读写操作的起始比特的位置,活跃寄存器标志模块与比特读写模块相连接并输出当前读写寄存器号;所述的活跃寄存器标志模块包括:活跃寄存器标志和标志更新模块,其中:活跃寄存器标志的输入端与标志更新模块相连并传递当前读写寄存器号信息,活跃寄存器标志的输出端分别与标志更新模块和比特读写模块相连接并传输当前读写寄存器号信息;标志更新模块的输入端分别与活跃寄存器标志、读写方向模块和位置记录模块相连并传输当前读写寄存器号、读写方向和读写位置信息,标志更新模块的输出端与活跃寄存器标志相连接并传输当前读写寄存器号信息。
地址 200240 上海市闵行区东川路800号
您可能感兴趣的专利