发明名称 Jitter-unempfindlicher Einzelbit-Digital-Analog-Wandler
摘要 Analog-Digital-Wandler (106) zur Bereitstellung eines abgetasteten und quantisierten Signals, umfassend: eine Summationsvorrichtung (202) zur Bereitstellung eines Differenzsignals; einen Integrator (204) zur Aufnahme des Differenzsignals und zur Bereitstellung eines Ausgangssignals; einen Komparator (206) zur Aufnahme des Ausgangssignals des Integrators (204) und zum Vergleich des Ausgangssignals des Integrators (204) mit einem Referenzsignal sowie zur Bereitstellung eines Datenstromsignals (210); und einen Jitter-unempfindlichen Digital-Analog-Wandler (208) zur Aufnahme des Datenstromsignals (210) und Ausgabe eines analogen Signals, wobei das analoge Signal an die Summationsvorrichtung (202) zurückgeführt ist, wobei der Jitter-unempfindliche Digital-Analog-Wandler (208) einen Stromgenerator zur Erzeugung eines gepulsten Stroms (324) basierend auf einem Rücksetzsignal (308) beinhaltet, wobei der gepulste Strom (324) gemäß einem Return-to-Zero-Kodierschema erzeugte Strompulse aufweist, welche auch bei Jitter in dem Rücksetzsignal (308) eine konstante Strompulsbreite aufweisen.
申请公布号 DE102008059037(B4) 申请公布日期 2013.08.08
申请号 DE20081059037 申请日期 2008.11.26
申请人 INFINEON TECHNOLOGIES AG 发明人 CEBALLOS, JOSE LUIS
分类号 H03M3/00 主分类号 H03M3/00
代理机构 代理人
主权项
地址