发明名称 可配置计算电路以及接收器
摘要 本发明提供一种可配置计算电路以及接收器。可配置计算电路包含:多工器、混频器以及累加器。多工器用于接收至少包含第一输入信号与第二输入信号的多个输入信号,并选择性地输出多个输入信号中的至少一个。混频器耦接于多工器,用于将自多工器输出的已选择的输入信号与本地振荡信号混合以产生混合信号。累加器耦接于混频器,用于累加混合信号以产生累加信号。上述可配置计算电路以及接收器能够动态地实现中频移除电路、频谱计量器或噪声消除作业的不同功能,从而提升硬件使用率。
申请公布号 CN102269818B 申请公布日期 2013.07.24
申请号 CN201110086095.X 申请日期 2011.04.07
申请人 联发科技股份有限公司 发明人 陈骏楠;蔡文杰;李冠仪
分类号 G01S19/37(2010.01)I;G01S19/13(2010.01)I 主分类号 G01S19/37(2010.01)I
代理机构 北京万慧达知识产权代理有限公司 11111 代理人 于淼;张一军
主权项 一种可配置计算电路,包含: 多工器,用于接收至少包含第一输入信号与第二输入信号的多个输入信号,并选择性地输出该多个输入信号中的至少一个; 混频器,耦接于该多工器,用于将自该多工器输出的已选择的输入信号与本地振荡信号混合以产生混合信号;以及 累加器,耦接于该混频器,用于累加该混合信号以产生累加信号; 其中当该可配置计算电路于第一模式中作业时,该多工器选择输出该第一输入信号且该累加器对该混合信号执行第一累加作业,而当该可配置计算电路于第二模式中作业时,该多工器选择输出该第二输入信号且该累加器对该混合信号执行不同于该第一累加作业的第二累加作业。
地址 中国台湾新竹科学工业园区新竹市笃行一路一号