发明名称 一种DAC数字静态校准电路
摘要 本发明公开了一种DAC数字静态校准电路,可在电流型DAC中对MSB电流源和LSB总电流源进行校准,所述校准电路在外部信号的控制下,分别工作于校准模式和输出模式,包括地址发生器、开关阵列、逐次逼近逻辑模块、校准DAC阵列、存储器、比较器和整体电流增益模块,所述整体电流增益模块包括用于调整整体电流的电流源阵列、二选一、满量程调节电阻,放大器。采用本电路克服了电流型数模转化器精度受限的困难,实现了DAC高静态线性度,提高了电流型数模转换器的精度。
申请公布号 CN102075188B 申请公布日期 2013.07.17
申请号 CN201010624156.9 申请日期 2010.12.31
申请人 北京时代民芯科技有限公司;中国航天科技集团公司第九研究院第七七二研究所 发明人 王立果;王宗民;孔瀛;管海涛;彭新芒
分类号 G06F7/00(2006.01)I;H03M1/10(2006.01)I 主分类号 G06F7/00(2006.01)I
代理机构 中国航天科技专利中心 11009 代理人 安丽
主权项 一种DAC数字静态校准电路,可在电流型DAC中对MSB电流源和LSB总电流源进行校准,其特征在于:所述校准电路在外部信号的控制下,分别工作于校准模式和输出模式,包括地址发生器、开关阵列、逐次逼近逻辑模块、校准DAC阵列、存储器、比较器和整体电流增益模块,所述整体电流增益模块包括用于调整整体电流的电流源阵列、二选一、满量程调节电阻、放大器;MSB电流源、LSB总电流源和所述电流源阵列产生的n电流信号与开关阵列的n输入端相连;开关阵列具有与n个输入端相对应的n个输出端以及与比较器的输入端相连的1个输出端;比较器具有2个输入端和1个输出端,1个输入端与开关阵列的输出端相连,1个输入端与基准电流相连,比较器的输出端与逐次逼近逻辑模块的输入端相连;逐次逼近逻辑模块的输出端与存储器相连;存储器与校准DAC阵列相连,所述校准DAC阵列包括n个校准DAC,n个校准DAC可以对存储器读取,且n个校准DAC的输出分别与开关阵列的输出相连;在校准模式下,开关阵列在外部控制信号和地址发生器产生的地址信号控制下,依次将n路电流信号选通输出到比较器;比较器利用输入的基准电流和电流信号产生误差信号并输出;逐次逼近逻辑模块对误差信号进行模数转换生成校准码,并将校准码输出到存储器进行存储;校准DAC中的校准DAC读取存储器中的校准码,根据校准码通过数模转换生成校准电流,并直接输出叠加到被校准的电流信号上;对每路电流信号进行循环校准,直到利用产生的校准码与基准电流源电流信号相匹配;在生成对应于每路电流信号的n个校准码后,利用整体电流增益模块对整 体电流增益进行校准;用于调整整体电流的电流源阵列产生的电流信号二选一后利用满量程调节电阻和放大器产生用于控制被测MSB电流源和LSB总电流源的控制信号;校准模式结束;在输出模式下,开关阵列在外部控制信号的控制下将输入的n路电流信号从n个输出端输出;校准DAC阵列利用地址发生器产生的DAC地址信号选通n个与n路电流信号一一对应的校准DAC;n个校准DAC分别读取存储器中的相对应校准码,并对校准码进行数模转换生成校准电流;n个电流信号分别与对应的校准电流相叠加后输出。
地址 100076 北京市丰台区东高地四营门北路2号