发明名称 一种基于神经MOS管的多值计数器单元及多位多值计数器
摘要 本发明公开了一种基于神经MOS管的多值计数器单元,包括一个神经MOS源极跟随器和至少一个连接在神经MOS源极跟随器的输入控制栅上的单元触发电路,单元触发电路包括第一二值D触发器、第二二值D触发器、与门和或门,优点在于利用神经MOS管来取代多值逻辑中复杂的阈值操作,实现真正意义上的多值逻辑,只要增加由二值D触发器构成的单元触发电路的数量并与源极跟随器的空闲的输入控制栅连接就可以实现不同基数的多值计数器,与传统的多值计数器相比,可以大大节省元器件的数量,降低电路设计的成本和功耗,本发明在多值计数器单元的基础上采用异步进位的方式实现多位多值计数器,用PSPICE模拟验证所设计的电路具有正确的逻辑功能。
申请公布号 CN101777139B 申请公布日期 2013.07.17
申请号 CN200910157035.5 申请日期 2009.12.30
申请人 宁波大学 发明人 汪鹏君;张跃军
分类号 G06M1/272(2006.01)I;H01L29/78(2006.01)I 主分类号 G06M1/272(2006.01)I
代理机构 宁波奥圣专利代理事务所(普通合伙) 33226 代理人 程晓明
主权项 一种基于神经MOS管的多值计数器单元,其特征在于包括一个神经MOS源极跟随器和一个连接在所述的神经MOS源极跟随器的输入控制栅上的单元触发电路,所述的单元触发电路包括第一二值D触发器、第二二值D触发器、与门和或门,所述的第一二值D触发器的第二输入端和所述的第二二值D触发器的第二输入端并接于时钟信号输入端,所述的第一二值D触发器的第一输入端与所述的第二二值D触发器的第二输出端连接,所述的第二二值D触发器的第一输入端和所述的第一二值D触发器的第一输出端并接于所述的或门的第一输入端,所述的第一二值D触发器的第二输出端和所述的与门的第一输入端连接,所述的第二二值D触发器的第一输出端分别与所述的与门的第二输入端和所述的或门的第二输入端连接,所述的第二二值D触发器的第一输出端、所述的与门的输出端和所述的或门的输出端分别与所述的神经MOS源极跟随器的不同的输入控制栅连接。
地址 315211 浙江省宁波市江北区风华路818号