发明名称 PCI航空串行总线板卡及实现动态加载数据处理方法
摘要 PCI航空串行总线板卡及实现动态加载数据处理方法,具体涉及PCI航空串行总线板卡及实现动态加载数据处理方法。它为了解决传统的PCI通讯板卡存在硬件设计复杂、数据处理能力差、速度低、实时性差、灵活性差的问题。本发明所述PCI航空串行总线板卡,用于虚拟试验系统中MIL-STD-1553B和ARINC429总线数据的实时处理,并且可以实现虚拟实验中对数据处理算法的动态调整。可以有效提高虚拟实验中MIL-STD-1553B和ARINC429总线数据的处理效率,提高虚拟实验系统的实时性。PCI航空串行总线板卡实现动态加载数据处理方法能动态加载程序使得该板卡有很高的灵活性和使用价值。本发明适用于虚拟试验。
申请公布号 CN103198042A 申请公布日期 2013.07.10
申请号 CN201310140873.8 申请日期 2013.04.22
申请人 哈尔滨工业大学 发明人 许永辉;孙闯;杨京礼
分类号 G06F13/38(2006.01)I 主分类号 G06F13/38(2006.01)I
代理机构 哈尔滨市松花江专利商标事务所 23109 代理人 牟永林
主权项 PCI航空串行总线板卡,其特征在于:包括PCI总线、DSP总线、1553B总线、429总线、Boot单元(1)、DSP处理器(2)、数据存储器(3)、EEPROM存储模块(4)、程序存储器(5)、FPGA芯片(6)、1553B总线驱动芯片(7)、第一变压器(8)、第二变压器(9)和429总线驱动芯片(10),所述的DSP处理器(2)包括DSP内部总线、PCI接口(2‑1)、EMIF接口(2‑2)、内存RAM(2‑3)和PCI寄存器(2‑4),FPGA芯片(6)包括1553B逻辑编程模块(6‑1)、复位时钟及地址译码模块(6‑2)和429逻辑编程模块(6‑3),所述的PCI接口(2‑1)与PCI总线连接,PCI接口(2‑1)、EMIF接口(2‑2)、内存RAM(2‑3)的数据地址总线均与DSP内部总线连接,PCI接口(2‑1)的配置数据输入端与PCI寄存器(2‑4)的配置数据输出端连接,DSP处理器(2)存储数据输入端与EEPROM存储模块(4)的数据输出端连接,DSP处理器(2)的Boot模式固化程序输入端与Boot单元(1)的程序输出端连接,EMIF接口(2‑2)的数据存储端与数据存储器(3)的数据存储端连接,EMIF接口(2‑2)的程序存储输入端与程序存储器(5)的程序存储输出端连接,EMIF接口(2‑2)、1553B逻辑编程模块(6‑1)、复位时钟及地址译码模块(6‑2)和429逻辑编程模块(6‑3)均通过DSP总线相互连接,复位时钟及地址译码模块(6‑2)分别发送复位信号给DSP处理器(2)和FPGA芯片(6),复位时钟及地址译码模块(6‑2)还分别发送基准时钟和分配地址控制信息给1553B逻辑编程模块(6‑1)和429逻辑编程模块(6‑3);1553B逻辑编程模块(6‑1)用于实现DSP总线与1553B总线之间的数据转换和传递;1553B逻辑编程模块(6‑1)的LVTTL电平信号端与1553B总线驱动芯片(7)的LVTTL电平信号端连接,1553B总线驱动芯片(7)的1553B电平信号端通过第一变压器(8)和第二变压器(9)与1553B总线连接,429逻辑编程模块(6‑3)用于实现DSP总线与429总线之间的数据转换和传递;429逻辑编程模块(6‑3)的第一LVTTL电平端与429总线驱动芯片(10)的第一LVTTL电平端连接;429逻辑编程模块(6‑3)的第二LVTTL电平端与429总线驱动芯片(10)的第二LVTTL电平端连接;429总线驱动芯片(10)的第一429总线数据端和第二429总线数据端均与429总线 连接。
地址 150001 黑龙江省哈尔滨市南岗区西大直街92号