发明名称 具有自校正相位-数字传递函数的锁相环
摘要 一种锁相环包括相位-数字转换器部分以及新颖的校正部分。所述相位-数字转换器(PDC)部分输出第一相位误差字流。所述新颖的校正部分接收所述第一相位误差字且产生供应到环路滤波器的第二相位误差字流。所述PDC部分具有展现特定缺陷的相位-数字传递函数。在第一实例中,所述校正部分确定第一相位误差字对之间的平均差,且使用此平均差将所述第一相位误差字规格化,以校正归因于延迟元件传播延迟的改变而引起的PDC部分传递函数斜率的改变。在第二实例中,所述校正部分校正PDC部分传递函数中的增益失配。在第三实例中,所述校正部分校正PDC部分传递函数中的偏移失配。
申请公布号 CN101911494B 申请公布日期 2013.06.26
申请号 CN200880123742.6 申请日期 2008.12.24
申请人 高通股份有限公司 发明人 张刚
分类号 H03L7/085(2006.01)I;H03L7/093(2006.01)I;H03L7/099(2006.01)I;H03L7/197(2006.01)I 主分类号 H03L7/085(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 11287 代理人 刘国伟
主权项 一种锁相环电路(PLL),其包含:数控振荡器(DCO),其输出第一信号;环路分频器,其接收所述第一信号且输出第二信号;以及相位‑数字转换器(PDC),其接收参考信号和所述第二信号且产生第二相位误差字流,其中所述PDC具有总相位‑数字传递函数,且其中所述PDC包含:相位‑数字转换器部分,其输出第一相位误差字流,所述PDC部分具有第一相位‑数字传递函数;以及校正部分,其接收所述第一相位误差字流且产生所述第二相位误差字流,以使得所述总相位‑数字传递函数不同于所述第一相位‑数字传递函数,其中当第一第一相位误差字由所述相位‑数字转换器部分产生时,所述环路分频器以第一除数N分频,其中当第二第一相位误差字由所述相位‑数字转换器部分产生时,所述环路分频器以第二除数N+1分频,其中所述校正部分确定所述第一第一相位误差字与所述第二第一相位误差字之间的差以确定乘数值。
地址 美国加利福尼亚州