发明名称 三路高信号并联成一路低信号的电路
摘要 三路高信号并联成一路低信号的电路,第一路高电平告警信号输入至三极管Q1的基极,第二路高电平告警信号输入至三极管Q2的基极,第三路高电平告警信号输入至三极管Q3的基极,三极管Q1的集电极、三极管Q2的集电极和三极管Q3的集电极连接作为低电平输出端,低电平输出端通过电阻R1接VCC,三极管Q1的发射极、三极管Q2的发射极和三极管Q3的发射极均接地,本实用新型采用三极管的单向导通作用,使三路高信号并联起来,任何一路信号有效,都会触发输出低电平。
申请公布号 CN203027242U 申请公布日期 2013.06.26
申请号 CN201220636085.9 申请日期 2012.11.26
申请人 西安威正电子科技有限公司 发明人 杨立斌
分类号 H03K19/00(2006.01)I 主分类号 H03K19/00(2006.01)I
代理机构 西安智大知识产权代理事务所 61215 代理人 刘国智
主权项 三路高信号并联成一路低信号的电路,其特征在于,第一路高电平告警信号输入至三极管Q1的基极,第二路高电平告警信号输入至三极管Q2的基极,第三路高电平告警信号输入至三极管Q3的基极,三极管Q1的集电极、三极管Q2的集电极和三极管Q3的集电极连接作为低电平输出端,低电平输出端通过电阻R1接VCC,三极管Q1的发射极、三极管Q2的发射极和三极管Q3的发射极均接地。
地址 710077 陕西省西安市高新区锦业路69号C区1号瞪羚谷B栋6层