发明名称 数字化变电站测试系统中的多通道同步方法
摘要 本发明公开了一种数字化变电站测试系统中的多通道同步方法,基于协议标准IEC61850为核心的数字化变电站控制系统,进行数字化变电站全站的仿真测试,采用主-从CPU多通道处理方案,一主CPU时钟为基准,通过网络测量和控制系统的精密时钟同步协议标准(IEEE1588)来实现多CPU的时间同步,解决了全数字化变电站仿真测试处理大量数据信息的处理速度问题,有使各个设备信息处理实现精确的时间同步。
申请公布号 CN103178920A 申请公布日期 2013.06.26
申请号 CN201210241408.9 申请日期 2012.07.12
申请人 深圳市康必达中创科技有限公司 发明人 刘劲;丁建义;廖明康;杨德勇;葛庆光
分类号 H04J3/06(2006.01)I 主分类号 H04J3/06(2006.01)I
代理机构 代理人
主权项 数字化变电站测试系统中的多通道同步方法,基于IEC61850协议标准为核心的数字化变电站控制系统,进行数字化变电站全站的仿真测试,其特征在于:变电站全站的多通道同步仿真测试方法包括以下步骤,a、数字化变电站仿真测试系统采用多CPU方案,在多CPU系统中,有且只有一个CPU作为时间同步的主CPU,该CPU的时钟同时也是整个系统的时钟,其它的CPU均为从CPU,从CPU的时钟均需与主CPU的时钟进行同步,各CPU之间采用千兆以太网进行互联通讯,通过网络测量和控制系统的精密时钟同步协议标准(IEEE1588)实现精确时间同步;b、记录消息在离开和到达一台设备时的“时间戳”(记录本地时间),并消息实际到达或离开设备时出现硬件时间戳;c、计算主时钟设备到从时钟设备的延迟,消息由主时钟设备发送,从时钟设备负责接收这些消息,并计算主时钟设备到从时钟设备的通信路径延迟;d、计算从时钟设备到主时钟设备的延迟,从时钟设备发送DelayReq消息,主时钟设备予以响应发送DelayResp消息,利用这些消息,从时钟设备可以计算从时钟设备到主时钟设备的通信路径延迟;e、计算从时钟与主时钟的时间差;f、调整从时钟设备的时间,知道与主时钟的时间差之后,各从时钟需要调整自己的本地时间,与主时钟保持一致。
地址 518040 广东省深圳市福田区车公庙泰然科技园213栋7B