发明名称 |
半导体装置及其制造方法 |
摘要 |
半导体装置及其制造方法。本发明提供小型的具备沟槽构造的纵型MOS晶体管。在以固定间隔连续的沟槽间的衬底以及随后设置源高浓度扩散层的硅表面区域内生成STI的氧化膜,在形成沟槽之后去除,并形成比周围表面低的区域,由此能够使填埋在具有侧间隔体的具备沟槽构造的纵型MOS晶体管的沟槽的栅电极上的硅化物与设置于衬底以及源高浓度扩散层上的硅化物分离,由此可进行用于面积缩小的沟槽的尺寸缩小以及半导体装置的高驱动性能化。 |
申请公布号 |
CN103178115A |
申请公布日期 |
2013.06.26 |
申请号 |
CN201210560994.3 |
申请日期 |
2012.12.21 |
申请人 |
精工电子有限公司 |
发明人 |
桥谷雅幸 |
分类号 |
H01L29/78(2006.01)I;H01L29/41(2006.01)I;H01L21/336(2006.01)I;H01L21/28(2006.01)I |
主分类号 |
H01L29/78(2006.01)I |
代理机构 |
北京三友知识产权代理有限公司 11127 |
代理人 |
李辉;黄纶伟 |
主权项 |
一种半导体装置,其具有半导体衬底上设置的沟槽构造的纵型MOS晶体管,其特征在于,在沟槽内填埋了栅电极,在围着所述沟槽的所述半导体衬底表面上设置有源电极,所述源电极在与所述栅电极的邻接部具有向上方隆起的隆起部,所述栅电极具有比所述源电极的隆起部更向上方突出的突出部,在所述栅电极的突出部设置有侧间隔体,在所述源电极以及所述栅电极的上表面具有硅化物层。 |
地址 |
日本千叶县 |