发明名称 一种实时信号的生成方法及装置
摘要 本发明公开了一种实时信号生成方法及装置,所述方法包括:信号处理器每个工作时钟读取一个基带信号数据点,并将读取的每个基带信号数据点并行分为n路基带信号数据;信号处理器每个工作时钟分别生成n个以工作时钟为采样率的低频正弦信号和低频余弦信号的数据点;信号处理器将n路基带信号与n路低频信号进行正交调制,得到并行的n路调制信号后,将n路调制信号按时序存入缓存,并按照先入先出原则,每个工作时钟读取一组n路调制信号输出。本发明所述方案在降低信号生成系统的硬件设备成本的同时,实现了实时生成目前处理器按照奈奎斯特定律生成不了的高频率信号。
申请公布号 CN103152062A 申请公布日期 2013.06.12
申请号 CN201310032125.8 申请日期 2013.01.28
申请人 中国电子科技集团公司第二十二研究所 发明人 金珠;李颖;朱振飞;胡俊;马银圣;任源博;管英祥;王程林;蒋宏奎;张跃宝
分类号 H04B1/00(2006.01)I;H04L7/00(2006.01)I;H04L27/36(2006.01)I 主分类号 H04B1/00(2006.01)I
代理机构 工业和信息化部电子专利中心 11010 代理人 齐洁茹
主权项 一种实时信号生成方法,其特征在于,包括:信号处理器每个工作时钟读取一个以工作时钟为采样率的基带信号的数据点,并将读取的每个基带信号数据点并行分为n路基带信号数据;信号处理器每个工作时钟分别生成n个组合后可构成一个载波信号且以工作时钟为采样率的低频正弦信号的数据点和低频余弦信号的数据点;其中,各低频信号数据点的频率fz′=fz‑k·fo′2,式中k取满足0≤fz′≤fo′2的正整数,fo′为工作时钟,fz为设定的取值大于信号处理器最大工作时钟的待生成信号的中心频率,其中,当k的取值为奇数时,以工作时钟为采样率的n个低频正弦信号数据点和n个低频余弦信号数据点每隔一个工作时钟做一次符号反转;信号处理器将所述n路基带信号与n个低频正弦信号数据点、n个低频余弦信号数据点进行正交调制,得到并行的n路调制信号后,将所述n路调制信号按时序存入缓存,并按照先入先出原则,每个工作时钟读取一组n路调制信号输出。
地址 266107 山东省青岛市城阳区仙山东路36号