发明名称 |
多处理器系统中的异常控制 |
摘要 |
本发明提供一种数据处理设备,该数据处理设备具备多个处理单元(4至18;32至38),这多个处理单元执行对应各自处理线程的各自程序指令流。异常控制电路系统(20,42)控制处理单元群组的异常处理以响应异常触发事件。每一处理单元在正常状态、异常进行状态及异常已处理状态间移动仅一次且依序移动以响应给定异常事件。处理单元群组在正常状态、触发状态及完成状态间依序移动以响应该异常事件。计数器值被用来追踪已进入异常处理的处理单元的个数,然后追踪已经完成异常处理的处理单元的个数。 |
申请公布号 |
CN103154919A |
申请公布日期 |
2013.06.12 |
申请号 |
CN201180048212.1 |
申请日期 |
2011.08.24 |
申请人 |
ARM 有限公司 |
发明人 |
西蒙·琼斯;乔·多米尼克·迈克尔·塔帕利 |
分类号 |
G06F13/24(2006.01)I;G06F15/16(2006.01)I |
主分类号 |
G06F13/24(2006.01)I |
代理机构 |
北京东方亿思知识产权代理有限责任公司 11258 |
代理人 |
李晓冬 |
主权项 |
一种数据处理设备,包含:多个处理单元,每一处理单元执行对应于处理线程的程序指令流;及异常控制电路系统,该异常控制电路系统被配置为响应于针对执行各自的处理线程的所述多个处理器单元的群组的异常触发事件来控制所述群组的异常处理。 |
地址 |
英国剑桥 |