发明名称 嵌入式星载计算机故障注入系统及其注入方法
摘要 本发明公开了一种嵌入式星载计算机故障注入系统及其注入方法,主要用于嵌入式星载计算机操作系统的软件评测。该嵌入式星载计算机故障注入系统,包括DSP处理器、RAM、FLASH、JTAG控制器、1个或多个FPGA(其中一个为故障注入FPGA)以及接口电路,所述DSP处理器和故障注入FPGA都带有边界扫描单元,芯片的TCK、TMS信号端并联,将前级器件的TDO和后级器件的TDI信号端串联,组成菊花链。本发明装置简单,可节省评测时间,降低评测成本;无需外接专用仪器,直接在计算机内部控制信号电平;可以灵活选取需控制影响的信号,具有较大的故障覆盖率,从而更全面的验证嵌入式星载计算机的可靠性及容错性能。
申请公布号 CN102135920B 申请公布日期 2013.06.05
申请号 CN201110009648.1 申请日期 2011.01.17
申请人 中国航天科技集团公司第九研究院第七七一研究所 发明人 王挥;潘海燕;沙李鹏;邓小刚
分类号 G06F11/00(2006.01)I 主分类号 G06F11/00(2006.01)I
代理机构 西安通大专利代理有限责任公司 61200 代理人 陆万寿
主权项 嵌入式星载计算机故障注入系统,包括DSP处理器、RAM、FLASH、1个或多个FPGA以及接口电路,多个FPGA其中一个为故障注入FPGA;其特征在于:所述DSP处理器和故障注入FPGA都带有边界扫描单元,DSP处理器的TCK、TMS信号端和故障注入FPGA芯片的TCK、TMS信号端对应并联,而将前级器件的TDO和后级器件的TDI信号端串联,组成菊花链;所述DSP处理器的边界扫描单元设置在DSP处理器的管脚和DSP芯片内部逻辑之间,所述故障注入FPGA的边界扫描单元设置在故障注入FPGA的管脚和FPGA芯片内部逻辑之间,实现对芯片管脚状态的串行设定和读取。
地址 710054 陕西省西安市太乙路189号