发明名称 一种阵列基板、显示面板和显示装置
摘要 本实用新型公开一种阵列基板、显示面板和显示装置,阵列基板包括:m行栅极线、n列数据线、TFT和m×n个像素电极;栅极线以成对方式排列成栅极线对;每行像素电极位于栅极线对中的两条栅极线之间;每条数据线分别逐行环绕各自对应的相邻两列的像素电极,每条数据线的环绕方式相同,且每条数据线在环绕每相邻两行的像素电极时的开口方向相反;每个TFT的源极分别与其在列方向上相邻的数据线相连,且相邻数据线的电压极性相反;奇数列像素电极和偶数列像素电极分别与与其相邻的栅线连接,每行像素电极中,奇数列和偶数列像素电极分别连接相同的栅极线,且奇数列与偶数列像素电极连接的栅极线不同。本实用新型能改善双栅结构因像素充电不足带来的显示异常。
申请公布号 CN202948235U 申请公布日期 2013.05.22
申请号 CN201220591315.4 申请日期 2012.11.09
申请人 北京京东方光电科技有限公司 发明人 李晓坤;黎蔚;邓检
分类号 G02F1/1362(2006.01)I;G02F1/1368(2006.01)I;G09G3/36(2006.01)I 主分类号 G02F1/1362(2006.01)I
代理机构 北京派特恩知识产权代理事务所(普通合伙) 11270 代理人 蒋雅洁;程立民
主权项 一种阵列基板,包括:m行栅极线、n列数据线、薄膜晶体管TFT和m×n个像素电极,m、n为正整数;所述栅极线以成对的方式排列成栅极线对;每行所述像素电极位于所述栅极线对中的两条栅极线之间;所述TFT的栅极连接所述栅极线,源极连接所述数据线,漏极连接所述像素电极;其特征在于,每条数据线分别逐行环绕各自对应的相邻两列的像素电极,每条数据线的环绕方式相同,且每条数据线在环绕每相邻两行的像素电极时的开口方向相反;每个TFT的源极分别与其在列方向上相邻的数据线相连,且相邻数据线的电压极性相反;在每一行像素电极中,奇数列像素电极和偶数列像素电极分别与与其相邻的栅线连接,奇数列像素电极连接相同的栅极线,偶数列像素电极连接相同的栅极线,且奇数列像素电极连接的栅极线与偶数列像素电极连接的栅极线不同。
地址 100176 北京市大兴区经济技术开发区西环中路8号