发明名称 一种跨层参考降低损耗的设计方法
摘要 本发明提供一种跨层参考降低损耗的设计方法,降低损耗的具体方法如下:将传输线下方的GND1层铜箔割除挖空,使传输线到参考层厚度从2.7mil增加到8mil,在signal1层将割除的铜箔补上,在保持Z不变的基础上将线宽增加到12mil,线宽从原来的4mil增加到12mil,线宽增加了3倍,再根据传导损耗公式<img file="2013100179657100004DEST_PATH_IMAGE001.GIF" wi="24" he="16" />=<img file="677731DEST_PATH_IMAGE002.GIF" wi="15" he="32" /><img file="DEST_PATH_IMAGE003.GIF" wi="16" he="24" /> 计算,W增大了3倍,传导损耗就降低了3倍。
申请公布号 CN103108486A 申请公布日期 2013.05.15
申请号 CN201310017965.7 申请日期 2013.01.18
申请人 浪潮电子信息产业股份有限公司 发明人 王林;吕瑞倩;吴景霞;肖沙沙;张柱
分类号 H05K1/02(2006.01)I 主分类号 H05K1/02(2006.01)I
代理机构 代理人
主权项 1.一种跨层参考降低损耗的设计方法,其特征在于,按照厂商的要求PCB的层数为6层板,整体厚度63mil,传输线设置在顶层,顶层到它的参考层距离h为2.7mil,阻抗Z=100,<img file="2013100179657100001DEST_PATH_IMAGE001.GIF" wi="13" he="42" />=4.3,h=2.7,阻抗Z的计算公式为 :Z=X<img file="802800DEST_PATH_IMAGE002.GIF" wi="24" he="42" /><img file="2013100179657100001DEST_PATH_IMAGE003.GIF" wi="11" he="62" /><img file="877636DEST_PATH_IMAGE004.GIF" wi="13" he="42" />其中:X:为固定参数,<img file="629692DEST_PATH_IMAGE001.GIF" wi="13" he="42" />:为材料的介电常数,h:为线路距离参考层距离,W表示宽度,根据阻抗Z的计算公式,计算得出的走线宽度为w=4mil,而此传输线用来传输速度达到10G的网络信号,其传导损耗将会非常大,严重影响信号质量,要减小信号的传导损耗,必须增加线路的设计宽度,降低损耗的具体方法如下:将传输线下方的GND1层铜箔割除挖空,使传输线到参考层厚度从2.7mil增加到8mil,在signal1层将割除的铜箔补上,在保持Z不变的基础上将线宽增加到12mil ,线宽从原来的4mil增加到12mil,线宽增加了3倍,再根据传导损耗公式<img file="2013100179657100001DEST_PATH_IMAGE005.GIF" wi="27" he="42" />=<img file="576788DEST_PATH_IMAGE006.GIF" wi="15" he="62" /><img file="2013100179657100001DEST_PATH_IMAGE007.GIF" wi="16" he="42" />计算,W增大了3倍,传导损耗就降低了3倍。
地址 250014 山东省济南市高新区舜雅路1036号