发明名称 MOS varactor
摘要 <p>본 발명은 밀리미터 웨이브 대역의 회로 및 소자를 위한 MOS 버랙터로서, 기판의 웰 영역에 섬 모양으로 안착된 복수의 게이트 및 상기 게이트 위의 게이트컨택을 이용하여 시리즈 저항을 줄이고 Q-인자를 개선시킨 MOS 버랙터에 관한 것이다. 구체적으로 본 발명은 기판의 웰 영역에서 (n×m)의 행렬(단, n, m은 각각 1보다 큰 정수)로 등 간격 배열되는 섬 모양 게이트절연막 및 상기 게이트절연막 상부에 놓인 제 1 높이(t1)의 게이트전극; 상기 게이트전극에 접촉된 게이트컨택; 상기 게이트컨택과 전기적으로 연결된 제 2 높이(t2, 단 t1<t2)의 제 1 금속배선; 상기 게이트전극을 중심에 둔 정사각형의 꼭지점을 이루도록 (n+1)×(m+1)의 행렬로 등 간격 배열되어 상기 게이트절연막의 하단을 제외한 도핑영역에 접촉되는 소스 및 드레인컨택; 및 상기 소스 및 드레인컨택과 전기적으로 연결된 제 3 높이(t3, 단 t2<t3)의 제 2 금속배선을 포함하는 MOS 버랙터를 제공한다.</p>
申请公布号 KR101264077(B1) 申请公布日期 2013.05.14
申请号 KR20110075107 申请日期 2011.07.28
申请人 发明人
分类号 H01L29/93;H01L29/94 主分类号 H01L29/93
代理机构 代理人
主权项
地址