发明名称 一种基于FPGA的脉冲滑变信号产生电路
摘要 本发明提出一种基于FPGA的脉冲滑变信号产生电路,解决了现有的脉冲电路受模拟电路元器件的限制,无法输出高精度、高频率的脉冲信号的问题。一种基于FPGA的脉冲滑变信号产生电路,包括:对参数进行设定的脉冲序列表RAM,脉冲周期计数器,脉冲宽度计数器和脉冲序列发生器。本发明的基于FPGA的脉冲滑变信号产生电路,信号的各种参数可以灵活设置;FPGA内部电路尺寸很小,互连线短,分布电容小,驱动电路所需的功耗就大大降低,而且FPGA芯片内部受外界的干扰很小,可以采用较小的工作电压以降低功耗;核心电路部分都集成在FPGA内部,将大大提高产品的保密程度。
申请公布号 CN103095254A 申请公布日期 2013.05.08
申请号 CN201210594262.6 申请日期 2012.12.31
申请人 中国电子科技集团公司第四十一研究所 发明人 王娜;樊晓腾;李增红;左永峰;刘亮;周俊杰
分类号 H03K3/02(2006.01)I;G05B19/042(2006.01)I 主分类号 H03K3/02(2006.01)I
代理机构 北京科亿知识产权代理事务所(普通合伙) 11350 代理人 汤东凤
主权项 一种基于FPGA的脉冲滑变信号产生电路,其特征在于,包括:对参数进行设定的脉冲序列表RAM,由QUARTUSⅡ7.2的MegaWizrd管理器定制生成;脉冲周期计数器,其输入端加载所述脉冲序列表RAM输出的周期数据,计满溢出后产生一个低脉冲的溢出信号,并将该溢出信号反向后作为其脉冲个数计数器的参考时钟;脉冲宽度计数器,其输入端加载所述脉冲序列表RAM输出的脉宽数据,其数据清零端由系统的RESET信号控制,由所述脉冲周期计数器输出的溢出信号反向后的高脉冲控制重新装入并开始进行一次新的计数过程;脉冲序列发生器,其参考时钟为所述脉冲周期计数器的溢出信号反向后产生的高脉冲,其清零端由系统的RESET信号和内部设置一个译码地址共同控制,其输出10位数据作为所述脉冲序列表RAM寻址的地址;外部参考时钟,输出参考时钟到所述脉冲周期计数器、脉冲宽度计数器和脉冲序列表RAM的时钟端。
地址 266000 山东省青岛市经济技术开发区香江路98号
您可能感兴趣的专利