发明名称 一种基于DTMB接收机的3780点FFT处理装置
摘要 本实用新型公开了一种基于DTMB接收机的3780点FFT处理装置,属于信号处理技术领域。本实用新型包括FFT/IFFT运算控制模块,用来控制以下模块的运算处理操作:输入缓存模块、27点FFT运算模块、矩阵转置模块、140点FFT运算模块和输出缓存模块,上述各模块顺序连接。其中输入缓存模块将1路串行输入的3780个数据调整成9路并行输出;27点FFT运算模块输入输出均为9路并行数据;矩阵转置模块输入为9路并行数据,输出为7路并行数据;140点FFT运算模块输入为7路并行数据,输出为4路并行数据;输出缓存模块输入为4路并行数据,输出为1路串行数据。本实用新型用于DTMB接收机,与串行结构的FFT处理装置相比,数据吞吐率高,能从整体上减少DTMB接收机的逻辑资源消耗。
申请公布号 CN202931372U 申请公布日期 2013.05.08
申请号 CN201220637556.8 申请日期 2012.11.28
申请人 电子科技大学 发明人 刘光辉;朱婧
分类号 H04L27/26(2006.01)I 主分类号 H04L27/26(2006.01)I
代理机构 电子科技大学专利中心 51203 代理人 张杨
主权项 一种基于DTMB接收机的3780点FFT处理装置,包括FFT/IFFT运算控制模块、输入缓存模块、27点FFT运算模块、140点FFT运算模块、输出缓存模块,其特征在于,输入缓存模块,与FFT/IFFT运算控制模块连接,对输入数据进行缓存,并将串行输入的3780点数据调整为9路并行数据输出;27点FFT运算模块,与所述输入缓存模块连接;在FFT/IFFT运算控制模块的控制下,以9路并行方式进行27点FFT运算;还包括矩阵转置模块,与所述27点FFT运算模块连接;在FFT/IFFT运算控制模块的控制下,对中间结果进行缓存,将9路并行输入的数据调整为7路并行数据输出;140点FFT运算模块,与所述矩阵转置模块连接;在FFT/IFFT运算控制模块的控制下,以7路并行方式进行140点FFT运算,并输出4路并行数据;输出缓存模块,与所述140点FFT模块连接;在FFT/IFFT运算控制模块的控制下,对运算结果进行缓存,并根据输出顺序,串行输出3780个数据。
地址 611731 四川省成都市高新区(西区)西源大道2006号