发明名称 |
一种信号延迟控制电路 |
摘要 |
本发明提供一种信号延迟控制电路,至少包括:FIFO单元,写指针控制单元,读指针控制单元,锁存单元及驱动单元,其中,所述写指针控制单元与读指针控制单元之间设有可编程延时单元及亚稳态单元,所述可编程延时单元通过输出延时使所述读指针与写指针保持相应的相位关系,并使所述读指针的操作位于所述写指针的操作之后;所述亚稳态单元用于在所述读指针操作前进行亚稳态侦测,并在检测到亚稳态时不对读指针进行操作,在下一个时钟周期进行复位,以此克服现有技术中在初始化或输入时钟频率变化的情况下产生的毛刺问题,且能在输入时钟稳定时对读指针进行定期复位,提高电路的可靠性。 |
申请公布号 |
CN103095289A |
申请公布日期 |
2013.05.08 |
申请号 |
CN201110349001.3 |
申请日期 |
2011.11.08 |
申请人 |
澜起科技(上海)有限公司 |
发明人 |
张涌;李建威 |
分类号 |
H03L1/00(2006.01)I |
主分类号 |
H03L1/00(2006.01)I |
代理机构 |
上海光华专利事务所 31219 |
代理人 |
李仪萍 |
主权项 |
一种信号延迟控制电路,至少包括:FIFO单元,依据写指针的指向将接收的数据依次存储,以及依据先进先出的原则将所述读指针指向的数据依次输出;写指针控制单元,依据系统时钟,控制所述写指针指向欲写入的数据;读指针控制单元,依据读时钟,控制所述读指针指向欲读取的数据;锁存单元,将所述FIFO单元输出的数据予以锁存,并依据读时钟将锁存的数据传输至一驱动单元;其特征在于,还包括连接于所述写指针控制单元与读指针控制单元之间的可编程延时单元及亚稳态单元,所述可编程延时单元通过输出延时使所述读指针与写指针保持相应的相位关系,并使所述读指针的操作位于所述写指针的操作之后;所述亚稳态单元用于在所述读指针操作前进行亚稳态侦测,并在检测到亚稳态时不对读指针进行操作,在下一个时钟周期进行复位。 |
地址 |
200233 上海市徐汇区桂平路680号32号4楼406A室 |