发明名称 PLL电路、通信装置以及通信装置的回环测试方法
摘要 本发明提供一种PLL电路、通信装置以及通信装置的回环测试方法。设置在PLL电路中的控制单元控制相位内插器,以在根据SSC的调制轮廓预定的时刻以基本延迟量Δ为单位逐步地改变施加到相移信号C_PS的相移量。此外,控制单元以下面的方式控制在通过分割相移信号C_PS的频率而获得的反馈时钟信号C_FB的一个周期中施加到从相位内插器输出的相移信号C_PS的总相移量:该总相移量和C_FB的前一个周期中的总相移量之间的差总是等于或者小于基本延迟量Δ。
申请公布号 CN103095294A 申请公布日期 2013.05.08
申请号 CN201210566811.9 申请日期 2009.07.08
申请人 瑞萨电子株式会社 发明人 小笠原和夫;中平政男
分类号 H03L7/099(2006.01)I;H03L7/18(2006.01)I;H03L7/197(2006.01)I 主分类号 H03L7/099(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 孙志湧;穆德骏
主权项 一种通信装置,包括:PLL电路,所述PLL电路包括:(a)相位比较单元,所述相位比较单元接收参考时钟信号和反馈时钟信号,并且根据所述参考时钟信号和所述反馈时钟信号之间的相位差生成控制电压;(b)压控振荡器,所述压控振荡器根据所述控制电压在振荡频率处振荡,并且生成调频的输出时钟信号;(c)相位内插器,所述相位内插器接收所述输出时钟信号,并且生成相移信号,所述相移信号是通过将所述输出时钟信号的相位移位而获得的;(d)反馈路径,所述反馈路径向所述相位比较单元提供所述相移信号或者通过分割所述相移信号的频率而获得的信号作为所述反馈时钟信号;以及(e)控制单元,所述控制单元通过控制所述相位内插器在根据所述SSC的调制轮廓预定的时刻改变相移量来周期地改变所述输出时钟信号的调制度;信号接收单元,所述信号接收单元在接收所述输出时钟信号的供给后操作;以及信号发送单元,所述信号发送单元能够接收所述输出时钟信号和所述相移信号,或者通过对所述相移信号的波形进行整形而获得的整形的时钟信号,所述信号发送单元通过选择性地提供的所述输出时钟信号、或者所述相移信号、或者所述整形的时钟信号来操作。
地址 日本神奈川县