发明名称 |
一种从全光移位异或结果中计算原始数据的原理和方法 |
摘要 |
本发明公开了一种用于光网络编码的编码节点关键部件,其主要功能是完成由二进制数据“a”和其左移n位后所得到的结果“2n*a”的异或结果中计算获取原始数据“a”的功能。该计算模块包括光分路器、光纤延迟线、全光异或门、功率补偿器件;其中,光分路器与功率补偿器件和光纤延迟线相连接;光纤延迟线与功率补偿器件相连接。本计算模型采用的计算原则为串行bit位反馈比较的原则。本发明不仅能够以恒定功率和串行方式获取原始数据的输出,而且也可以为实现全光网络中的网络编码提供切实可行的前提条件。 |
申请公布号 |
CN101783977B |
申请公布日期 |
2013.05.01 |
申请号 |
CN200910243000.3 |
申请日期 |
2009.12.23 |
申请人 |
北京邮电大学 |
发明人 |
孙咏梅;曲志坚;柏琳;纪越峰 |
分类号 |
H04Q11/00(2006.01)I;H04B10/25(2013.01)I |
主分类号 |
H04Q11/00(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
1.一种用于完成由光域二进制数据<img file="FSB00000960918000011.GIF" wi="249" he="45" />获取原始二进制数据“a”的硬件实现方法,其特征在于:所述的硬件实现方法以全光异或门、光分路器和光纤延时线为主要器件,对于输入到全光异或门的二进制数据<img file="FSB00000960918000012.GIF" wi="266" he="46" />要求它的低位bit首先进入全光异或门;对全光异或门的输出二进制数据通过光分路器一分为二,其中一路通过功率补偿器件后作为该实现方法的输出,另一路与光纤延时线和功率补偿器件相连,作为全光异或门的另一路信号反馈回到全光异或门的另一输入端口;反馈回到全光异或门的二进制数据通过光纤延时线调整使得反馈回到全光异或门的二进制数据的第一位与原始输入的二进制数据的第n+1位同时进入到全光异或门。 |
地址 |
100876 北京市海淀区西土城路10号 |