发明名称 纠错解码装置及纠错解码方法
摘要 既能共用电路以抑制电路规模的增大,又能进行与多个编码率对应的LDPC(Low-DensityParity-Check,低密度奇偶校验)解码。当设定编码率为编码率比第1编码率大的第2编码率时,列处理行处理运算单元(120A)使用从与对应于第2编码率的第2校验矩阵相应的分散校验矩阵中,选择与构成第1部分矩阵的列数相同数的列并组合而成的分散部分矩阵。这里,分散校验矩阵是扩展第2校验矩阵的行数,并将第2校验矩阵中的第2校验矩阵的行权重大的行的元素分散配置到该行与扩展行所得的矩阵。此时,列处理行处理运算单元(120A)使用行权重为第1部分矩阵的行权重以下的分散部分矩阵。
申请公布号 CN103069720A 申请公布日期 2013.04.24
申请号 CN201180038008.1 申请日期 2011.08.03
申请人 松下电器产业株式会社 发明人 四十九直也;冈村周太
分类号 H03M13/19(2006.01)I 主分类号 H03M13/19(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 宋巧苓
主权项 纠错解码装置,对通过从多个编码率中设定的设定编码率进行了低密度奇偶校验编码的编码比特进行解码,包括:存储单元,存储接收所述编码比特而获得的似然;运算单元,使用所述似然与由规定的校验矩阵生成的第1部分矩阵,反复进行列处理及行处理以计算软判定值;以及判定单元,使用所述软判定值判定解码比特,其中,所述第1部分矩阵是从所述规定的校验矩阵中针对每列选择所述各部分矩阵的各行权重为规定数以下的组合而得到的矩阵。
地址 日本大阪府