发明名称 数据处理装置和数据处理系统
摘要 主时钟电路(26)向处理装置(CPU)和非易失性存储器(23)提供第1时钟。处理装置(CPU)按照用户程序,设定使数据处理装置在高速工作模式、大电压范围工作模式和低功耗工作模式中的某一模式下工作。高速工作模式是能够在外部供给电压为相对高电压的范围即第1范围内工作的模式。大电压范围工作模式是能够在外部供给电压包括第1范围且涵盖到相对低电压的范围的第2范围内工作的模式,在第2模式下的第1时钟的频率的上限比在第1模式下的第1时钟的频率的上限低。在低功耗工作模式下的第1时钟的频率比在高速工作模式下的第1时钟的频率和在大电压范围工作模式下的第1时钟的频率低。
申请公布号 CN103069409A 申请公布日期 2013.04.24
申请号 CN201080068776.7 申请日期 2010.08.26
申请人 瑞萨电子株式会社 发明人 作川守;藤户正道;濑户川润;高桥将;吉村晋亮
分类号 G06F15/78(2006.01)I 主分类号 G06F15/78(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 陈伟
主权项 一种数据处理装置,其特征在于,该数据处理装置(2)包括:中央处理装置(CPU),按照用户程序进行工作;寄存器(29),能够由用户设定;非易失性存储器(23);以及第1时钟电路(26),向所述中央处理装置(CPU)和所述非易失性存储器(23)提供第1时钟,所述中央处理装置(CPU)按照所述用户程序,在所述寄存器(29)中设定使所述数据处理装置(2)在第1模式、第2模式和第3模式中的哪一模式下工作,所述第1模式是能够在外部供给电压为相对高电压的范围即第1范围中工作的模式,所述第2模式是能够在第2范围中工作的模式,所述第2范围是所述外部供给电压包括所述第1范围且涵盖到相对低电压的范围,在所述第2模式下的所述第1时钟的频率的上限比在所述第1模式下的所述第1时钟的频率的上限低,所述第3模式是低功耗工作模式,在所述第3模式下的所述第1时钟的频率比在所述第1模式下的所述第1时钟的频率和在所述第2模式下的所述第1时钟的频率低。
地址 日本神奈川县