发明名称 在低频EOC终端上获取控制信息及交互链路信息的方法
摘要 本发明涉及一种在低频EOC终端上获取控制信息及交互链路信息的方法。本发明包括板卡系统构成,获取低频EOC终端上主控芯片与业务以太网交换芯片控制信息机制,与低频EOC终端上的主控芯片交互链路信息机制。本发明具有通用性,无论是何种低频EOC技术,该方法都能够在低频EOC终端上获取控制信息及交互链路信息。
申请公布号 CN103051561A 申请公布日期 2013.04.17
申请号 CN201310011295.8 申请日期 2013.01.11
申请人 陕西广电网络传媒(集团)股份有限公司;杭州初灵信息技术股份有限公司 发明人 杨韬;李孟玲;李坚;罗浩;乔世栋;朱荣寿;任忠惠;韩晶晶
分类号 H04L12/911(2013.01)I;H04L12/933(2013.01)I 主分类号 H04L12/911(2013.01)I
代理机构 杭州求是专利事务所有限公司 33200 代理人 杜军
主权项 在低频EOC终端上获取控制信息及交互链路信息的方法,其特征在于该方法包括板卡系统构成、获取低频EOC终端上主控芯片与业务以太网交换芯片控制信息机制、与低频EOC终端上的主控芯片交互链路信息机制;所述的板卡系统构成具体是:Cable射频电路与低频EOC终端上的主控芯片相连,主控芯片与FPGA相连,FPGA与业务以太网交换芯片相连,FPGA同时与额外增加的旁路以太网交互芯片相连,旁路以太网交换芯片与业务以太网交换芯片通过以太网变压器耦合构成交换关系,旁路以太网交换芯片通过以太网接口与外部控制主机相连;所述的获取低频EOC终端上主控芯片与业务以太网交换芯片控制信息机制包括如下步骤:步骤1.低频EOC终端上的主控芯片通过主控芯片面向FPGA控制总线向FPGA发送控制命令,控制命令包括读命令及写命令;步骤2.FPGA从主控芯片面向FPGA控制总线上接收到控制命令后将控制命令送到读写译码器及FPGA面向主控芯片读写选择器中;步骤3.读写译码器将控制命令进行解析,解析出读/写选择信号,读/写选择信号直接送给FPGA面向主控芯片读写选择器,取反送给FPGA面向业务以太网交换芯片读写选择器;步骤4.当读写译码器给出的读/写选择信号为读时,FPGA面向主控芯片读写选择器从主控芯片面向FPGA控制总线上接收到的控制命令中提取数据发给FPGA面向业务以太网交换芯片读写选择器,同时也发给下行数据提取器;当读/写译码器给出的读写信号为写时,FPGA面向主控芯片读写选择器从FPGA面向业务以太网交换芯片读写选择器中提取数据发送到主控芯片面向FPGA控制总线上;步骤5.当读写译码器给出的读/写选择信号为读时,FPGA面向业务以太网交换芯片读写选择器从FPGA面向主控芯片读写选择器获取数据发送给FPGA面向业务以太网交换芯片控制总线;当读写译码器给出的读/写信号为写时,FPGA面向业务以太网交换芯片读写选择器从FPGA面向业务以太网交换芯片控制总线获取返回数据发往FPGA面向主控芯片读写选择器,同时也发给上行数据提取器;步骤6.下行数据提取器及上行数据提取器通过数据整合器整合成完整的主控芯片对业务以太网交换芯片控制命令的数据;步骤7.通过步骤1到步骤6整合的控制命令数据,通过以太网业务封装器封装成UDP或TCP格式的以太网数据帧;步骤8.将封装的以太网数据帧通过FPGA面向旁路以太网交换机数据总线发送给旁路以太网交换机并进一步可转发到外部控制主机;所述的与低频EOC终端上的主控芯片交互链路信息机制包括如下步骤:步骤1.来自外部控制主机的上行链路信息被封装成UDP或TCP格式的以太网数据帧,通过旁路以太网交换芯片送到FPGA面向旁路以太网交换芯片数据总线上,并进入上行交互链路信息提取器中;步骤2.上行交互链路信息提取器将上行交互链路信息提取并送到上行交互链路信息存储转发器中;步骤3.上行以太网发送选择器交替从上行业务以太网存储转发器和上行交互链路信息存储转发器中提取数据送往FPGA面向主控芯片数据总线;步骤4.主控芯片从FPGA面向主控芯片数据总线上获取到上行交互链路信息后,如果有回复数据则同样送到FPGA面向主控芯片数据总线上;步骤5.FPGA面向主控芯片数据总线上的下行数据经过下行业务以太网存储转发器存储转发到业务以太网分类器中;步骤6.业务以太网分类器能够识别出从下行业务以太网存储转发器送来的数据是普通业务数据还是下行交互链路信息,被识别的下行交互链路信息被送往交互链路信息下行封装器;步骤7.将封装的下行交互链路信息通过FPGA面向旁路以太网交换机数据总线发送给旁路以太网交换机并进一步可转发到外部控制主机。
地址 710061 陕西省西安市曲江新区雁南五路曲江行政商务区曲江首座大厦