发明名称 自举电路及采用其的移位寄存器、扫描电路及显示装置
摘要 本发明提供一种移位寄存器,含有自举电路,通过使第1接点(节点N1)的电压高于或低于电源电压,在输出中将电源电压作为输出电压,具有:串联连接在上述第1接点上的两个以上的晶体管(Tr1、Tr2);向上述晶体管之间的第2接点(节点N2)提供电压以使前级晶体管的漏极/源极之间的电压在电源电压以下的机构;与上述第1接点连接、栅极电极与第1输入端子连接的第1输入晶体管(Tr3);与输出端子和时钟信号连接、且上述第1接点与栅极电极连接的输出晶体管(Tr7),输出晶体管的栅极电极在自举期间外不会处于开放状态。从而,在由单一导电型晶体管所构成的移位寄存器中,实现电路小型化及低耗电。
申请公布号 CN101729060B 申请公布日期 2013.04.10
申请号 CN200910224960.5 申请日期 2006.05.19
申请人 NLT科技股份有限公司 发明人 下田雅通
分类号 H03K19/0185(2006.01)I;G11C19/28(2006.01)I;G09G3/20(2006.01)I 主分类号 H03K19/0185(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 李香兰
主权项 一种自举电路,在将晶体管呈导通状态的栅极电压作为导通电压,晶体管呈截止状态的栅极电压作为截止电压时,利用输出用晶体管的栅极和漏极之间的电容,对所述输出用晶体管施加电源电压范围外的导通电压,包括在栅极施加电源电压范围外的导通电压的第1输入用晶体管、和在栅极施加时钟信号的第2输入用晶体管,所述第1输入用晶体管和所述第2输入用晶体管被串联连接,在所述第1及第2输入用晶体管都导通时,将导通电压施加于本级的所述输出用晶体管的栅极上,所述第1输入用晶体管和所述第2输入用晶体管均为用于对输出用晶体管的栅极施加导通电压的晶体管。
地址 日本神奈川县