发明名称 | 半导体集成电路 | ||
摘要 | 本发明涉及一种半导体集成电路。本发明的一个目的所要解决的问题是:如果作为调试目标的宏的状态在调试器调试作为目标的宏时由除了调试器之外的因素改变,则调试器变为不能继续调试并且调试异常终止。为了解决上述问题,公开了一种半导体集成电路,该半导体集成电路包括第一寄存器,该第一寄存器存储表示所述宏响应于在宏的调试期间接收的重置信号而处于重置状态的值;以及第二寄存器,该第二寄存器存储表示所述宏过去是否通过接收重置信号而已经处于重置状态的信。 | ||
申请公布号 | CN101403989B | 申请公布日期 | 2013.04.03 |
申请号 | CN200810161064.4 | 申请日期 | 2008.09.26 |
申请人 | 瑞萨电子株式会社 | 发明人 | 国江周市;町村广喜 |
分类号 | G06F11/28(2006.01)I | 主分类号 | G06F11/28(2006.01)I |
代理机构 | 中原信达知识产权代理有限责任公司 11219 | 代理人 | 孙志湧;安翔 |
主权项 | 一种半导体集成电路,包括:宏,所述宏能够变为预定状态;第一寄存器,所述第一寄存器耦合到所述宏以接收预定信号,以存储表示所述宏在特定时间点上是否处于所述预定状态的、在所述特定时间点上存储的第一值,以及以存储表示在所述特定时间点之后的另一个特定时间点上所述宏是否处于所述预定状态的、在所述另一个特定时间点上存储的第一值;以及第二寄存器,所述第二寄存器构造成存储表示在所述特定时间点之前所述宏是否已处于所述预定状态的、根据所述特定时间点存储的第二值,而所述第二寄存器保持根据所述特定时间点存储的所述第二值并且不将根据所述特定时间点存储的所述第二值更新成根据所述另一个特定时间点存储的第二值。 | ||
地址 | 日本神奈川 |