发明名称 一种用于无线通信的高速数字信号一体化处理装置
摘要 本发明提供了一种用于无线通信的高速数字信号一体化处理装置,硬件部分包含5个中频模拟信号接入装置及对应的5块中频信号高速数据处理板卡、一个高速数据转换与射频发射装置及相应的射频高速数据处理板卡、高速互联底板、电源模块、主板、时钟管理装置,射频高速数据处理板卡与中频信号高速数据处理板卡中的FPGA通过rapidIO互联构成3×5+2的FPGA阵列,并且各个板卡之间的FPGA能够互相调用,进行资源共享,并通过高速互联底板利用CPCI-E与主板通信,并完成相应的高速数据采集及射频信号发射,软件部分对整机进行配置控制与管理。本发明能够完成无线通信收发的一体化操作,克服设计中的技术瓶颈,具有运算能力强、运用范围广、工程应用性好等特点。
申请公布号 CN102999465A 申请公布日期 2013.03.27
申请号 CN201210407767.7 申请日期 2012.10.24
申请人 绵阳市维博电子有限责任公司 发明人 严发宝;王能;梅勇;陈刚;李彦平;陈航;周勇
分类号 G06F13/40(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 中国工程物理研究院专利中心 51210 代理人 翟长明;韩志英
主权项 一种用于无线通信的高速数字信号一体化处理装置,其特征在于:所述的装置包含硬件部分和控制软件,硬件部分中的时钟管理装置(47)、主板(48)、中频信号高速数据处理板卡I~V(36、37、38、39、40)、射频高速数据处理板卡(41)、电源模块(49)通过相应的接口分别与高速互联底板(42)连接,时钟管理装置(47)对输入的时钟进行处理后为中频模拟信号接入装置I~V(7、8、9、10、11)、高速数据转换与射频发射装置(12)、中频信号高速数据处理板卡I~V(36、37、38、39、40)、射频高速数据处理板卡(41)提供相应的时钟信号;中频模拟信号接入装置I~V(7、8、9、10、11)接收中频信号并采集,然后把采集的数据送给各自对应的中频信号高速数据处理板卡I~V(36、37、38、39、40)处理,均通过CPCI‑E总线把数据信息输送到主板(48),主板(48)通过CPCI‑E总线把要发射的数据输送到射频高速数据处理板卡(41)处理,然后通过高速数据转换与射频发射装置(12)产生射频信号并发射,电源模块(49)产生各个板卡需要的电源通过高速互联底板(42)送给各个板卡;控制软件包含设置在主板(48)的CPU中的驱动程序与上层处理应用程序,分别控制中频信号高速数据处理板卡I~V(36、37、38、39、40)、射频高速数据处理板卡(41)的通信与配置、数据的整体分配与管理;设置在中频信号高速数据处理板卡I~V(36、37、38、39、40)、射频高速数据处理板卡(41)中的FPGA芯片内的高速信号处理程序,高速信号处理程序主要完成数据采集或者需要发射信号数据的高速处理。
地址 621000 四川省绵阳市游仙区仙人路二段7号